已閱讀1頁,還剩62頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、本文提出了一種新的基于深亞微米工藝下的總線功耗模型的總線低功耗編碼方案——鄰位反轉(zhuǎn)編碼。這一編碼方案,著重考慮了深亞微米工藝下線間耦合效應(yīng),相對于原有的基于孤立總線模型的編碼方案更為有效。將這一算法應(yīng)用到文中實現(xiàn)的定點DSP平臺上。實驗數(shù)據(jù)證明,這一模塊可以有效的降低DSP總線傳輸隨機數(shù)據(jù)時的動態(tài)功耗接近50%,相對于傳統(tǒng)編碼技術(shù)優(yōu)化效果提高20%,并且保證系統(tǒng)功能的正確性。雖然總線編碼技術(shù)在芯片后端設(shè)計時有其局限性,但是這一技術(shù)可以在
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 總線低功耗編碼技術(shù).pdf
- 低功耗抗串?dāng)_總線編碼研究與設(shè)計.pdf
- 低功耗MPSoC片上總線關(guān)鍵技術(shù)研究.pdf
- 總線低功耗編碼算法研究及其物理設(shè)計.pdf
- 低功耗抗串?dāng)_總線編碼研究與物理設(shè)計.pdf
- 低功耗高PSR的片上LDO研究與設(shè)計.pdf
- 總線低功耗和串?dāng)_抑制編碼研究.pdf
- DSP低功耗設(shè)計技術(shù).pdf
- DSP系統(tǒng)低功耗設(shè)計.pdf
- 高速低功耗片上互連接收電路研究與設(shè)計.pdf
- 基于片上時序監(jiān)測的CPU低功耗設(shè)計.pdf
- 低功耗抗串?dāng)_總線編碼及其FPGA驗證.pdf
- 深亞微米工藝下DSP地址總線低功耗設(shè)計研究.pdf
- 片上網(wǎng)絡(luò)低功耗設(shè)計研究.pdf
- 低功耗片內(nèi)LDO設(shè)計.pdf
- 總線及OCN互連低功耗設(shè)計方法研究.pdf
- 片上網(wǎng)絡(luò)低功耗設(shè)計方法研究.pdf
- 總線及ocn互連低功耗設(shè)計方法研究
- 狀態(tài)機編碼的低功耗設(shè)計.pdf
- 基于電池的DSP系統(tǒng)低功耗算法的研究與設(shè)計.pdf
評論
0/150
提交評論