已閱讀1頁,還剩62頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、大的負載電容和日益嚴重的線間耦合使得深亞微米總線面臨著功耗、延遲和可靠性等問題??偩€低功耗編碼通過減少總線數(shù)據(jù)的自翻轉(zhuǎn)或耦合翻轉(zhuǎn)可以顯著降低消耗在總線上的動態(tài)功耗??偩€串擾抑制編碼通過消除最壞情況的串擾類型可以提高總線速度和緩解串擾危害。
本文分析了深亞微米總線能耗和串擾延遲與數(shù)據(jù)翻轉(zhuǎn)之間的關(guān)系,介紹了主要的總線低功耗編碼方法和串擾抑制編碼方法。其中,總線低功耗編碼分為應(yīng)用于地址總線和應(yīng)用于數(shù)據(jù)總線兩種,串擾抑制編碼有空間
2、編碼和時間編碼兩種編碼策略。在總結(jié)前人研究成果的基礎(chǔ)上,本文提出用于降低CMOS圖像傳感器數(shù)據(jù)輸出接口功耗的低功耗編碼方法和用于消除最壞情況串擾的自適應(yīng)時空編碼方法。
上述新的低功耗編碼根據(jù)同色像素數(shù)據(jù)高位是否相等決定接口數(shù)掘高位是否凍結(jié),可降低傳感器接口功耗24.2%,編解碼器實現(xiàn)代價小,且無冗余線。上述自適應(yīng)時空編碼將空間編碼和時間編碼各自的優(yōu)點結(jié)合,該編碼額外增加的線數(shù)明顯少于空間編碼,數(shù)據(jù)傳輸效率明顯高于時間編碼,
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 低功耗抗串擾總線編碼研究與設(shè)計.pdf
- 低功耗抗串擾總線編碼及其FPGA驗證.pdf
- 低功耗抗串擾總線編碼研究與物理設(shè)計.pdf
- 總線低功耗編碼技術(shù).pdf
- 基于AMBA總線的低功耗抑串擾編解碼器設(shè)計方法研究.pdf
- 總線低功耗編碼算法研究及其物理設(shè)計.pdf
- DSP片上總線低功耗編碼的研究與設(shè)計.pdf
- 基于拓撲結(jié)構(gòu)和互連編碼的NoC低功耗研究.pdf
- 總線及OCN互連低功耗設(shè)計方法研究.pdf
- 總線及ocn互連低功耗設(shè)計方法研究
- 嵌入式處理器總線單元的設(shè)計和低功耗總線的研究.pdf
- FPGA功耗評估和低功耗結(jié)構(gòu)研究.pdf
- 總線編碼算法與功耗動態(tài)管理研究.pdf
- 基于低擺幅和低功耗編碼的NoC互連設(shè)計研究.pdf
- 狀態(tài)機編碼的低功耗設(shè)計.pdf
- 低功耗MPSoC片上總線關(guān)鍵技術(shù)研究.pdf
- 低功耗JPEG編碼器模塊的設(shè)計.pdf
- 用于消除超聲串擾的編碼與調(diào)制方法研究.pdf
- 高速電路串擾工藝抑制方法及防護布線研究.pdf
- 高速低功耗SRAM研究和設(shè)計.pdf
評論
0/150
提交評論