版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、如今,被認(rèn)為是推動下一代網(wǎng)絡(luò)發(fā)展的一項(xiàng)核心技術(shù)——網(wǎng)絡(luò)處理器NP(NetworkProcessor)已開始越來越多地受到業(yè)界地關(guān)注,網(wǎng)絡(luò)處理器的出現(xiàn)被認(rèn)為是通信半導(dǎo)體工業(yè)發(fā)展的一場革命,市場已經(jīng)接收NP貢獻(xiàn)給網(wǎng)絡(luò)設(shè)備的價(jià)值,國內(nèi)外的許多公司和大學(xué)也紛紛投入力量展開了相關(guān)研究。 本文首先研究了網(wǎng)絡(luò)處理器的并行體系結(jié)構(gòu)。從硬件和軟件兩個(gè)方面綜述了現(xiàn)代網(wǎng)絡(luò)處理器所使用的主要并行設(shè)計(jì)方法和并行處理模型。特別是在軟件并行模型上,分析了兩種
2、常用的并行設(shè)計(jì)模型:任務(wù)流水線模型和線程池模型。分析了它們各自的優(yōu)缺點(diǎn)和適用范圍。接著,論文深入到網(wǎng)絡(luò)處理器并行軟件系統(tǒng)設(shè)計(jì)領(lǐng)域,開發(fā)了一套通用的并行軟件系統(tǒng)設(shè)計(jì)方法。利用該方法,可以快速地設(shè)計(jì)出滿足應(yīng)用需求和預(yù)期性能目標(biāo)的最優(yōu)化設(shè)計(jì)模型,并給出了具體實(shí)例。它改變了目前單純依靠開發(fā)人員的經(jīng)驗(yàn)進(jìn)行網(wǎng)絡(luò)處理器并行軟件系統(tǒng)設(shè)計(jì)的方式,不但降低了并行軟件設(shè)計(jì)的難度,縮短了開發(fā)周期還能夠優(yōu)化系統(tǒng)整體性能。最后,本文還研究了網(wǎng)絡(luò)處理器局部資源調(diào)度優(yōu)
3、化問題。在基于多處理器的實(shí)時(shí)優(yōu)化調(diào)度上,提出了一種基于包處理時(shí)間預(yù)測的負(fù)載均衡哈希調(diào)度算法FLBHDA(Forecasting-BasedLoadBalanceHashDispatchAlgorithm)。該算法在處理器間的負(fù)載均衡、低開銷和低延遲、最大化系統(tǒng)吞吐率和保證包的處理次序等重要指標(biāo)上均有良好表現(xiàn)。 本文的研究課題受到IntelIXA大學(xué)研究計(jì)劃的支持,并作為國家高科技技術(shù)發(fā)展計(jì)劃(863計(jì)劃)支持的引導(dǎo)項(xiàng)目課題—“基
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 網(wǎng)絡(luò)處理器軟件體系結(jié)構(gòu)研究與實(shí)現(xiàn).pdf
- 網(wǎng)絡(luò)處理器內(nèi)核體系結(jié)構(gòu)研究.pdf
- 并行處理與體系結(jié)構(gòu)
- 流處理器體系結(jié)構(gòu)上的并行編程模型實(shí)驗(yàn)研究.pdf
- 高可靠處理器體系結(jié)構(gòu)研究.pdf
- 分片式流處理器體系結(jié)構(gòu).pdf
- 基于網(wǎng)絡(luò)處理器的NAT-PT網(wǎng)關(guān)體系結(jié)構(gòu).pdf
- 傳輸觸發(fā)體系結(jié)構(gòu)處理器的軟件流水.pdf
- 處理器微體系結(jié)構(gòu)模擬加速策略研究.pdf
- 現(xiàn)代儀器用多微處理器系統(tǒng)體系結(jié)構(gòu)研究.pdf
- 面向空間應(yīng)用的容錯(cuò)RISC處理器體系結(jié)構(gòu)研究.pdf
- 基于RISC體系結(jié)構(gòu)的處理器設(shè)計(jì)與RTL級實(shí)現(xiàn).pdf
- 網(wǎng)絡(luò)處理器的并行編程模型研究.pdf
- 視頻編解碼芯片體系結(jié)構(gòu)研究與ME協(xié)處理器設(shè)計(jì).pdf
- 基于32位RISC體系結(jié)構(gòu)的微處理器設(shè)計(jì)與研究.pdf
- 嵌入式處理器的微體系結(jié)構(gòu)優(yōu)化.pdf
- 基于多處理器雙總線體系結(jié)構(gòu)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)處理器指令級并行結(jié)構(gòu)的研究與設(shè)計(jì).pdf
- 多核處理器體系結(jié)構(gòu)下Linux調(diào)度機(jī)制的研究.pdf
- Manticore體系結(jié)構(gòu)設(shè)計(jì)——面向嵌入式系統(tǒng)的異構(gòu)多核處理器體系結(jié)構(gòu).pdf
評論
0/150
提交評論