已閱讀1頁,還剩116頁未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、 本文作者以浙江大學(xué)16位定點(diǎn)數(shù)字信號處理器-MD16的驗(yàn)證測試工作基礎(chǔ),針對數(shù)字信號處理器的可測性設(shè)計(jì)、測試程序產(chǎn)生和軟硬件協(xié)同驗(yàn)證測試平臺設(shè)計(jì)等展開論證,力求建立一套面向數(shù)字信號處理器的驗(yàn)證和測試方法,以便能夠使數(shù)字信號處理器變得可測、易測;同時能夠提高數(shù)字信號處理器的測試覆蓋率和速度,從而縮短產(chǎn)品的上市周期?! ?本文的主要內(nèi)容和創(chuàng)新如下:提出了一種基于IEEE1149.1JTAG接口協(xié)議基礎(chǔ)上的EICM設(shè)計(jì)方法。通過
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- DSP可測性設(shè)計(jì)及測試方法研究.pdf
- DSP芯片的可測性設(shè)計(jì)研究.pdf
- 32位高性能DSP可測性研究.pdf
- VXI測試平臺中動態(tài)可重構(gòu)多DSP系統(tǒng)設(shè)計(jì)方法的研究.pdf
- 數(shù)字電路測試生成平臺研究與可測性設(shè)計(jì)的應(yīng)用.pdf
- 集成電路自動測試方法及可測性設(shè)計(jì)研究.pdf
- 基于FPGA的可測性設(shè)計(jì)方法研究.pdf
- 混合信號測試潛在質(zhì)量可測性研究.pdf
- 集成處理器仿真平臺SOPC系統(tǒng)可測性方法研究.pdf
- 數(shù)字信號處理DSP芯片的可測性設(shè)計(jì)研究與實(shí)現(xiàn).pdf
- 系統(tǒng)級芯片的測試與可測性設(shè)計(jì)研究.pdf
- Garfield芯片的可測性設(shè)計(jì)及測試生成.pdf
- 數(shù)?;旌闲盘栃酒臏y試與可測性設(shè)計(jì)研究.pdf
- 面向SOC的層次化可測性設(shè)計(jì)方法研究.pdf
- 16位定點(diǎn)DSP“ES51D16”的可測性設(shè)計(jì).pdf
- IRFPA讀出電路設(shè)計(jì)測試及可測性設(shè)計(jì)研究.pdf
- 數(shù)字電路部分掃描可測性設(shè)計(jì)方法的研究.pdf
- 或-符合邏輯系統(tǒng)的可測性設(shè)計(jì)與測試.pdf
- 專用集成電路的可測性設(shè)計(jì)與測試.pdf
- SoC可測性設(shè)計(jì)中的優(yōu)化理論分析與方法研究.pdf
評論
0/150
提交評論