2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩96頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、集成電路技術(IC,Integrated Circuit)發(fā)展迅速,己成為現代新興工業(yè)的主流。而技術的進步使得原本僅可以容納十幾個晶體管左右的技術(SSI,小型集成電路),現在已經發(fā)展到在同一顆IC中可以容納數十萬個晶體管了,就是現今最流行的VLSI(超大規(guī)模集成電路)技術。如此快速進步的技術讓我們得以將復雜的系統(tǒng)整合在同一個芯片之中(system On a Chip,SOC),因而ASIC(特定用途的集成電路)的觀念也逐漸烙印在每個集

2、成電路設計工程師的心中,所以不管工業(yè)界或是學術界,自行設計IC己成為電子、電機,甚至是信息領域的一個方向。 隨著電路復雜程度的提高和尺寸的日益縮小,測試已成為迫切需要解決的問題,特別是進入深亞微米以及超高集成度的發(fā)展階段以來,通過集成各種IP核,系統(tǒng)級芯片(SOC)的功能更加強大,同時也帶來了一系列的設計和測試問題。測試是VLSI設計中費用最高、難度最大的一個環(huán)節(jié)。據報道,隨著VLSI集成度的提高,測試費用可占到芯片制造成本的5

3、0%以上。隨著技術的快速發(fā)展和市場競爭的加劇,產品市場壽命相對于開發(fā)周期變得愈來愈短,測試對產品的上市時間、開發(fā)周期將會有越來越大的影響。 測試已成為制約VLSI特別是SOC設計和應用的一個關鍵因素。SOC的核心問題是核復用帶來的核測試復用問題。SOC可以采用IP模塊設計,但目前各方提供的嵌入式核的可測性設計缺乏統(tǒng)一標準,核集成時難以自動檢測每一個核的可測性,所以必須對復用核進行測試設計,而核復用的測試設計費用大約要占總設計成本

4、的1/3以上。 傳統(tǒng)的模擬、驗證和測試方法已難以全面驗證VLSI電路設計和制造的正確性,需要有新的思想方法,即在設計一開始就考慮測試問題,在設計前端就解決棘手的測試問題。 本文系統(tǒng)地介紹集成電路測試領域的基本概念、基本理論和測試方法。本文主要內容為Freescale微處理器的介紹,數字集成電路的測試理論及方法,嵌入式存儲器的測試方法,電路測試和分析(將測試活動中的不同過程和不同方式,諸如驗證、模擬、仿真和測試施加等都納入

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論