PDP驅(qū)動芯片中ESD保護網(wǎng)絡的設計.pdf_第1頁
已閱讀1頁,還剩61頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、ESD(靜電釋放)保護電路是芯片中不可缺少的部分,近年來,隨著半導體技術的進步和電路復雜程度的增加,要保證全芯片的電路免受ESD電流的損壞,必須結(jié)合具體的版圖來設計整個芯片的ESD保護網(wǎng)絡。芯片的ESD保護網(wǎng)絡設計得是否合理,直接決定了芯片的整體抗ESD能力。
   論文首先介紹了當前芯片中使用的多種ESD保護電路的結(jié)構和工作原理,在這些保護電路都符合各自的ESD保護要求的情況下,再利用這些保護電路來設計全芯片的ESD保護網(wǎng)絡。

2、論文著重研究了全芯片ESD保護網(wǎng)絡的設計方法,在全芯片ESD保護網(wǎng)絡的設計過程中,論文先從計算導線的延時入手,通過一些簡化、近似,將復雜的導線延時情況轉(zhuǎn)換成只與導線的寬度和長度有關的量;然后結(jié)合設計中所使用的箝位電路以及導線的延時情況,研究各種ESD模式下的電路模型;最后利用這些電路模型來研究ESD保護網(wǎng)絡的設計方法。通過該模型和方法來設計ESD保護網(wǎng)絡,設計過程被大大簡化。
   利用本論文所研究的設計方法設計出的256路輸出

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論