版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著 Internet的迅速發(fā)展以及數(shù)據(jù)業(yè)務(wù)的大量增加,使得光傳送網(wǎng)(Optical Tranport Network,OTN)朝著超高速、大容量、長(zhǎng)距離的趨勢(shì)發(fā)展。而并行總線中的接口數(shù)據(jù)對(duì)齊問(wèn)題、信號(hào)延遲以及串?dāng)_等缺陷,限制了并行總線在高速 OTN網(wǎng)絡(luò)中的應(yīng)用。因而曾經(jīng)主要用于光纖通信的串行通信技術(shù) SerDes在 OTN網(wǎng)絡(luò)中得到了廣泛的使用。但 SerDes技術(shù)本身具有信號(hào)完整性問(wèn)題,即 OTN網(wǎng)絡(luò)中的數(shù)據(jù)經(jīng)過(guò)SerDes發(fā)送給對(duì)
2、端的時(shí)候,數(shù)據(jù)的可靠性無(wú)法得到有效的保證,這個(gè)問(wèn)題急需解決。
本文的主要研究?jī)?nèi)容為OTN網(wǎng)絡(luò)芯片中的編解碼電路模塊的設(shè)計(jì)與驗(yàn)證。針對(duì)OTN網(wǎng)絡(luò)中高速大容量的數(shù)據(jù)傳輸問(wèn)題,以及由于使用速率為15G/s的SerDes而帶來(lái)的數(shù)據(jù)可靠性問(wèn)題。本文從OTN網(wǎng)絡(luò)的物理層編碼出發(fā),設(shè)計(jì)了一款應(yīng)用于OTN網(wǎng)絡(luò)芯片中的編解碼電路,并對(duì)該電路設(shè)計(jì)進(jìn)行了驗(yàn)證。
首先,本文簡(jiǎn)要介紹了低開(kāi)銷(xiāo)編碼技術(shù),其中分別對(duì)8B/10B編碼和64B/66
3、B編碼進(jìn)行了介紹和對(duì)比,對(duì)FEC編碼的理論基礎(chǔ)進(jìn)行了簡(jiǎn)要闡述。并通過(guò)介紹OTN網(wǎng)絡(luò)業(yè)務(wù)的傳輸框圖,說(shuō)明了本文所設(shè)計(jì)編解碼電路在OTN網(wǎng)絡(luò)中所處的位置。
其次,本文詳細(xì)的介紹了64B/66B與FEC編碼電路以及64B/66B與FEC解碼電路的總體功能,以及編解碼電路內(nèi)部各個(gè)模塊的具體實(shí)現(xiàn)方法。
最后,本文用SystemVerilog搭建基于VMM架構(gòu)的編解碼電路的驗(yàn)證環(huán)境,給出詳細(xì)的驗(yàn)證思路對(duì)本文所設(shè)計(jì)的編解碼電路進(jìn)行
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 視頻編解碼芯片中的可重用性設(shè)計(jì)研究.pdf
- PCM編解碼芯片中模數(shù)轉(zhuǎn)換器的設(shè)計(jì).pdf
- AVS視頻解碼芯片中控制模塊的研究與設(shè)計(jì).pdf
- QAM解調(diào)芯片中Reed-Solomon解碼模塊的設(shè)計(jì).pdf
- DTMF編解碼芯片的設(shè)計(jì).pdf
- 在芯片中的h.264解碼模塊設(shè)計(jì)與實(shí)現(xiàn)
- 雙模視頻解碼芯片中壓縮空間冗余模塊的硬件設(shè)計(jì).pdf
- 多模視頻解碼芯片中環(huán)路濾波模塊的設(shè)計(jì).pdf
- 視頻編解碼芯片中的專(zhuān)用結(jié)構(gòu)與通用結(jié)構(gòu)設(shè)計(jì)研究.pdf
- 視頻編解碼芯片的設(shè)計(jì)方法研究.pdf
- PCM編解碼芯片中低成本低功耗SAR ADC設(shè)計(jì).pdf
- 多模視頻解碼芯片中幀內(nèi)預(yù)測(cè)模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 磁卡解碼芯片中基準(zhǔn)電路的設(shè)計(jì)研究.pdf
- h.264與avs雙模視頻解碼芯片中幀內(nèi)預(yù)測(cè)模塊的設(shè)計(jì)
- 視頻解碼芯片中的分像素運(yùn)動(dòng)補(bǔ)償設(shè)計(jì).pdf
- QAM解調(diào)芯片中RS解碼的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 磁條卡解碼芯片中編碼電路的設(shè)計(jì).pdf
- h.264解碼芯片中反變換和幀內(nèi)預(yù)測(cè)模塊的電路設(shè)計(jì)
- SoC芯片中AES加密模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 視頻后處理芯片中模塊的設(shè)計(jì)與探索.pdf
評(píng)論
0/150
提交評(píng)論