版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著集成電路技術(shù)的飛速發(fā)展,微處理器的工作頻率在不斷的提高。據(jù)了解,國(guó)際上的大公司例如英特爾已經(jīng)推出主頻為3GHz的微處理芯片,可見(jiàn)當(dāng)今的集成科技發(fā)展之快。一般通用的微處理器的芯片的主頻在百兆赫茲之上,但由于 PCB技術(shù)的限制,主板很難為芯片提供高于200MHz的時(shí)鐘信號(hào)。
鎖相技術(shù)很好的解決了頻率這個(gè)問(wèn)題,但新的問(wèn)題很快又?jǐn)[在我們的面前。隨著人們對(duì)低功耗、短鎖定時(shí)間、時(shí)鐘抖動(dòng)以及可重用性等方面技術(shù)的逐步認(rèn)識(shí)和提高,不得不提出
2、新的設(shè)計(jì)來(lái)滿足各方面的需求。傳統(tǒng)的鎖相技術(shù)一直都依賴于其中的大量的模擬電路部分,使得其設(shè)計(jì)過(guò)程變得復(fù)雜和難以掌握,而且功耗和嚴(yán)重的時(shí)鐘抖動(dòng)一直都很讓我們頭痛。全數(shù)字延遲鎖相環(huán)的出現(xiàn),讓人們對(duì)鎖相技術(shù)有了更深一層的認(rèn)識(shí)。
全數(shù)字延遲鎖相環(huán)雖然是用數(shù)字器件代替了模擬器件,但實(shí)現(xiàn)的功能是和模擬器件一樣,使得系統(tǒng)時(shí)鐘和反饋時(shí)鐘同步。這就是其最可貴的地方。數(shù)字器件組成的電路不僅電路結(jié)構(gòu)簡(jiǎn)單化,而且功耗低,時(shí)鐘抖動(dòng)少,具有很強(qiáng)的可重用性。
3、因此,全數(shù)字延遲鎖相環(huán)技術(shù)已經(jīng)成為近年來(lái)大家爭(zhēng)相研究的熱點(diǎn)[1]。
在全數(shù)字時(shí)鐘產(chǎn)生電路的設(shè)計(jì)過(guò)程中,如何提高控制精度一直是阻礙其發(fā)展的一個(gè)難點(diǎn)。而提高控制精度的關(guān)鍵技術(shù)就是延遲單元的設(shè)計(jì)。本文在對(duì)延遲單元進(jìn)行了系統(tǒng)的分析和研究后,提出了一款新的延遲單元結(jié)構(gòu),并對(duì)其做了一些改進(jìn)。電路結(jié)構(gòu)不但具有很好的控制精度和控制線性度,而且設(shè)計(jì)過(guò)程簡(jiǎn)單,對(duì)延遲量的預(yù)估準(zhǔn)確。
基于延遲鎖相環(huán)(DLL)的時(shí)鐘產(chǎn)生電路具有很多鎖相環(huán)(P
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 微處理器中鎖相環(huán)的設(shè)計(jì).pdf
- 32位RISC微處理器模塊設(shè)計(jì).pdf
- 32位RISC微處理器設(shè)計(jì)研究.pdf
- 32位RISC微處理器核的設(shè)計(jì).pdf
- 32位RISC微處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- CMOS集成鎖相環(huán)設(shè)計(jì).pdf
- 32位RISC嵌入式微處理器設(shè)計(jì).pdf
- 32位嵌入式RISC微處理器設(shè)計(jì).pdf
- 32位微處理器的溫度控制單元設(shè)計(jì).pdf
- 數(shù)字延遲鎖相環(huán)鎖定算法研究.pdf
- 32位risc微處理器設(shè)計(jì)研究博士論文
- 32位MIPS微處理器低功耗物理設(shè)計(jì)的研究.pdf
- 32位RISC嵌入式微處理器設(shè)計(jì)研究.pdf
- CMOS鎖相環(huán)的研究與設(shè)計(jì).pdf
- 多相位數(shù)字延遲鎖相環(huán)研究與設(shè)計(jì).pdf
- 基于FPGA的32位RISC微處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 32位MIPS微處理器內(nèi)存管理單元的設(shè)計(jì)和驗(yàn)證.pdf
- 全數(shù)字鎖相環(huán)設(shè)計(jì)
- 全數(shù)字鎖相環(huán)的設(shè)計(jì)
- 32位嵌入式微處理器控制單元的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論