版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、在CMOS工藝迅猛發(fā)展的今天,鎖相環(huán)技術(shù)的發(fā)展也極為迅速,由微米工藝到亞微米工藝,再到深亞微米工藝,鎖相環(huán)芯片的集成度以及系統(tǒng)的工作頻率大幅度提高。同時,鎖相環(huán)要與高速數(shù)字邏輯電路、模擬集成電路等一些大量的高速通信模塊集成在同一塊半導(dǎo)體芯片上,這就要求鎖相環(huán)必須工作在頻率較高的環(huán)境中。因此,設(shè)計出高性能的鎖相環(huán)電路,對于當(dāng)今社會發(fā)展具有重大意義,這也是當(dāng)今集成電路設(shè)計的一個重點和難點。
本文基于Cadence平臺,運(yùn)用CSMC
2、0.18μm CMOS工藝,設(shè)計了一個高速可調(diào)頻的鎖相環(huán)。運(yùn)用Cadence軟件平臺,對電路進(jìn)行設(shè)計與仿真,實現(xiàn)小芯片面積、輸出頻率可調(diào)的鎖相環(huán)。整體仿真結(jié)果表明:電源電壓為1.8V,輸入?yún)⒖夹盘枮?00MHz的方波信號時,鎖相環(huán)輸出頻率可達(dá)1GHz,同時為了滿足無線數(shù)據(jù)傳輸、廣播新聞對講等領(lǐng)域的要求,PLL時鐘輸出經(jīng)分頻器單元可得到500MHz、333MHz、250MHz、200MHz的頻率信號,輸出時鐘占空比在45~55%范圍內(nèi),鎖
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速CMOS電荷泵鎖相環(huán)設(shè)計.pdf
- CMOS集成鎖相環(huán)設(shè)計.pdf
- CMOS高速低抖動鎖相環(huán)的研究設(shè)計.pdf
- 高速低抖動CMOS鎖相環(huán)電路設(shè)計.pdf
- 2.5ghz高速cmos鎖相環(huán)研究與設(shè)計
- CMOS高速低抖動鎖相環(huán)的設(shè)計和實現(xiàn).pdf
- CMOS鎖相環(huán)的研究與設(shè)計.pdf
- 超高速CMOS鎖相環(huán)集成電路設(shè)計.pdf
- 高速低抖動全差分CMOS鎖相環(huán)的研究設(shè)計.pdf
- CMOS數(shù)?;旌湘i相環(huán)設(shè)計及應(yīng)用.pdf
- 電荷泵鎖相環(huán)CMOS電路的設(shè)計.pdf
- CMOS快速鎖定鎖相環(huán)的研究與設(shè)計.pdf
- 快鎖低抖CMOS鎖相環(huán)的設(shè)計.pdf
- CMOS工藝下鎖相環(huán)的研究與設(shè)計.pdf
- 基于CMOS的線性鎖相環(huán)研究與設(shè)計.pdf
- 高速鎖相環(huán)的研究與設(shè)計設(shè)計
- 一種CMOS電荷泵鎖相環(huán)設(shè)計.pdf
- 高頻低噪聲CMOS集成鎖相環(huán)電路設(shè)計.pdf
- 高速低相噪鎖相環(huán)研究與設(shè)計.pdf
- 高速鎖相環(huán)電路的研究與設(shè)計.pdf
評論
0/150
提交評論