版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、西安電子科技大學(xué)碩士學(xué)位論文基于SOCEncounter的32位CPU雙界面卡芯片后端設(shè)計的研究和實現(xiàn)姓名:王元申請學(xué)位級別:碩士專業(yè):軟件工程指導(dǎo)教師:張進成;肖特201203AbstractAbstractDualinlerfacecardwith32bitCPUisasmartICcardmatlmsbomcontact鋤dcontactlesscommullicationportsBecauseofitslli曲sec謝吼sta
2、bilit)rof№觚lsference,storagec印acit)randsoon,itisusedinvariousfieldofinduStrywi廿lve巧bright6咖reThispaperisabomback—enddesignforsmartICcardchipwitlldualinterf如ebasedon32bitCPUFirStly’mebaSicdes硒p血ciplesofthed讞inte渤ce32bitCP
3、Ucard趾dmenatteningtypeofthebackenddesi驢flowarein仃oduced皿enttlelayouta11dVerificationpr0Cessofthelli曲end,dllalimerfaCecardchipwitll32bitCPUisdiscuSsedindetailb嬲edont11erelev鋤tkeytechnologiesoftlleplacenlentandroutiIlg,suc
4、h嬲mef100叩lall,po、verpl鋤,place,CTS,parasiticeX臼徼tion鋤dS|tatictiIIlingaIlaIysis鋤dso0nSOCEnco硼terfbmCadenCeisaexcellenttoolusedt0plaCeandrouteFin2LllythelayoutiIlte筍ationa11dphysicalverificationofthecllip雄ercompletil瑪placem
5、entandroutingofmecllipareela_boratedt0ensl玎etlleaCcuracyofGDSIIdatefortllefabIn血isprocess,VirtuosoisuSedt0editmelayout鋤dCalibrc6的mMentorisusedtodophysicaJverificationInthjsp印er,alebackenddesi鱸ofmcdualinte面cecardwith32bit
6、CPUiscoInpleted11lisprojectuSesO18mprocessnowaIldthec11ip’sbaSici婦ationis鵲followS:meworkingVol魄eis18V觚d33VTllec螂’smaX、)l,idthis37衄觚dthema)(1er螄is65111lnTheareaofthecllipis腫tlesst量laIl20咖n2msiIIlulationresultoftlleaVerage
7、powercons眥lptionisaboutbetween12mW趾d13mW1kopera:ting缸quencyisbe鉚een13553MHza11d13567MHzAboveall,allmedataliStedmeett11erequirementsofthedesi印SpecificationKeyword:DualInterfaceCardBackenddesignPlaceandIⅪuteClocktreesynthe
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于Encounter的RISC_CPU后端設(shè)計研究.pdf
- 基于SOC ENCOUNTER的百萬門級ASIC后端設(shè)計.pdf
- 低功耗雙界面CPU智能卡芯片的研究與設(shè)計.pdf
- 基于邏輯ATE的雙界面CPU卡測試研究和開發(fā).pdf
- CPU卡芯片設(shè)計研究.pdf
- 一種雙界面卡的設(shè)計和實現(xiàn).pdf
- 基于雙CPU芯片的DECT協(xié)議軟件設(shè)計.pdf
- 基于雙CPU的數(shù)字存儲示波器的設(shè)計和實現(xiàn).pdf
- 32位CPU中的運算單元和內(nèi)存管理單元的設(shè)計.pdf
- 32位risccpuarm芯片的應(yīng)用和選型
- 32位risccpuarm芯片的應(yīng)用和選型
- 基于FPGA的32位五級流水線CPU的研究與設(shè)計.pdf
- 超深亞微米SOC芯片的低功耗后端設(shè)計.pdf
- 基于OpenRISC1200 32位CPU的miniSoC系統(tǒng)設(shè)計和軟硬件驗證.pdf
- 基于ASIC實現(xiàn)雷達信號處理芯片的后端設(shè)計.pdf
- SoC中的8位CPU嵌入式結(jié)構(gòu)研究.pdf
- 802.11b無線局域網(wǎng)卡soc芯片的后端設(shè)計
- 金融卡SoC芯片中相關(guān)模塊的設(shè)計實現(xiàn)及驗證方法研究.pdf
- Encounter中基于CPF的低功耗嵌入式SoC設(shè)計.pdf
- 基于SOCEncounter的ASIC芯片后端設(shè)計研究.pdf
評論
0/150
提交評論