版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著工藝水平的進(jìn)步及晶體管特征尺寸的不斷縮小,目前集成電路已經(jīng)進(jìn)入了深亞微米與納米級的SoC設(shè)計時代,單一SoC芯片的性能也朝著面積更大,頻率更快,功能更復(fù)雜的方向發(fā)展?,F(xiàn)階段SoC設(shè)計遇到了前所未有的挑戰(zhàn),這其中最突出的是功耗問題。功耗問題不僅制約了芯片性能的進(jìn)一步提高,也讓芯片的物理設(shè)計變得越來越困難,這主要體現(xiàn)在兩個方面,其一是特征尺寸的減小使得互聯(lián)線延時成為影響芯片時序收斂的主要因素;其二是工藝的進(jìn)步使得泄漏功耗的影響受到越來越
2、多的重視。因此,了解功耗組成,熟悉功耗估計分析以及如何進(jìn)行低功耗設(shè)計就成為集成電路前端與后端設(shè)計者都要直接面對的問題。
目前,低功耗設(shè)計貫穿于SoC設(shè)計的整個流程之中。本文主要研究了SoC芯片低功耗設(shè)計方法,并將該方法應(yīng)用于一款語音SoC芯片后端流程。通過在邏輯綜合以及布局布線工具上的具體實(shí)施,顯著降低了芯片的設(shè)計功耗。
論文首先研究了集成電路中功耗的組成以及各不同設(shè)計層次的低功耗設(shè)計理論,并詳細(xì)介紹了RTL階段以及
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- SOC芯片低功耗設(shè)計.pdf
- 超深亞微米SOC芯片的低功耗后端設(shè)計.pdf
- SoC芯片的低功耗設(shè)計.pdf
- 信息安全芯片的低功耗后端設(shè)計研究.pdf
- SOC芯片低功耗設(shè)計及功耗估計若干問題研究.pdf
- 低功耗SoC后端設(shè)計中幾個關(guān)鍵技術(shù)的研究.pdf
- 無線接入SOC芯片的低功耗物理設(shè)計.pdf
- GHz DDS SOC芯片的高速低功耗物理設(shè)計.pdf
- 數(shù)字電視機(jī)頂盒芯片數(shù)字后端設(shè)計.pdf
- SOC低功耗設(shè)計方法研究.pdf
- 65nm SoC芯片低功耗設(shè)計的物理實(shí)現(xiàn).pdf
- 低功耗SOC芯片電源網(wǎng)絡(luò)完整性分析研究.pdf
- 傳感器SoC芯片的數(shù)字電路低功耗與可測試驗(yàn)證設(shè)計.pdf
- 低功耗SoC芯片超級動態(tài)電壓調(diào)節(jié)關(guān)鍵技術(shù)的研究.pdf
- 高速高精度模數(shù)轉(zhuǎn)換器芯片數(shù)字后端設(shè)計.pdf
- 基于無線寬帶多媒體SOC芯片的低功耗物理設(shè)計.pdf
- 基于自適應(yīng)電壓調(diào)節(jié)的SoC芯片低功耗設(shè)計與實(shí)現(xiàn).pdf
- 65nm下的TD-SCDMA芯片低功耗后端實(shí)現(xiàn).pdf
- SOC中的低功耗設(shè)計方法.pdf
- 一款雙核SoC芯片的低功耗設(shè)計與驗(yàn)證.pdf
評論
0/150
提交評論