2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩136頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著集成電路工藝的發(fā)展及便攜設(shè)備的廣泛應(yīng)用,功耗正在成為芯片設(shè)計(jì)中繼面積和速度以后的重要指標(biāo)。隨著芯片規(guī)模的增大和功能的復(fù)雜化,集成電路設(shè)計(jì)技術(shù)由基于晶體管、邏輯單元設(shè)計(jì)步入到基于IP核的SoC設(shè)計(jì)時(shí)代,由此產(chǎn)生的新的層次化設(shè)計(jì)方法給功耗優(yōu)化帶來(lái)了新的挑戰(zhàn)。圍繞低功耗SoC設(shè)計(jì)中的關(guān)鍵技術(shù),本文從物理級(jí)多電壓SoC布圖規(guī)劃、寄存器傳輸級(jí)(Register Transfer Level, RTL)的有限狀態(tài)機(jī)狀態(tài)分配和電路級(jí)的新型CMOS

2、混合電路分別開(kāi)展研究,提出了有效的低功耗設(shè)計(jì)優(yōu)化算法,并采用基準(zhǔn)測(cè)試電路驗(yàn)證了算法的性能。論文的研究?jī)?nèi)容主要包含以下幾個(gè)部分:
  1.針對(duì)多電壓SoC設(shè)計(jì)中的布圖規(guī)劃,提出了一種有效的算法來(lái)進(jìn)行功耗優(yōu)化和求解速度的加速。通過(guò)松弛電壓島的矩形形狀約束,構(gòu)建非矩形電壓島進(jìn)一步優(yōu)化功耗。采用非隨機(jī)算法完成解空間的搜索加速求解速度,并通過(guò)對(duì)可能形成一個(gè)電壓島的模塊建立超圖并分割,加快電壓島生成速度。實(shí)驗(yàn)結(jié)果表明提出的算法在功耗、線長(zhǎng)、空

3、白面積和CPU時(shí)間上均有優(yōu)勢(shì)。
  2.針對(duì)多電壓SoC設(shè)計(jì)中P/G供電網(wǎng)絡(luò)的電壓降問(wèn)題,提出了一個(gè)基于彈簧模型的電壓降感知電源引腳快速分配算法。通過(guò)探究影響電壓降的關(guān)鍵參數(shù),在布圖迭代中考慮電源引腳的分配,進(jìn)一步實(shí)現(xiàn)電壓降驅(qū)動(dòng)的電源引腳與布圖規(guī)劃的協(xié)同綜合。不同于傳統(tǒng)的矩陣反轉(zhuǎn)計(jì)算得到P/G網(wǎng)絡(luò)的節(jié)點(diǎn)電壓降,采用模塊到電源引腳的加權(quán)距離作為優(yōu)化參數(shù)引導(dǎo)布圖產(chǎn)生較低的電壓降。然后,采用增量式方法優(yōu)化電壓島的P/G網(wǎng)絡(luò)拓?fù)浣Y(jié)構(gòu),從而

4、實(shí)現(xiàn)P/G網(wǎng)絡(luò)的布線面積優(yōu)化。實(shí)驗(yàn)結(jié)果表明提出的算法可有效改善P/G網(wǎng)絡(luò)性能,優(yōu)化了模塊和電源引腳的放置。
  3.針對(duì)多電壓SoC布圖規(guī)劃中的電平移位器布局問(wèn)題,提出了時(shí)序約束下的多電壓SoC設(shè)計(jì)流程。在時(shí)序和物理約束下同時(shí)考慮電壓分配、電平移位器布局、電壓島生成等步驟。提出了在網(wǎng)表級(jí)插入虛擬電平移位器的方法來(lái)保留較多的空白面積,以便于電平移位器布局。與之前的工作不考慮物理信息對(duì)電壓分配的影響不同,為使時(shí)序和物理約束同時(shí)得到滿足

5、,考慮了物理信息的反饋,通過(guò)建立內(nèi)循環(huán)使得電壓分配和電平移位器布局交互進(jìn)行滿足直到所有的約束。
  4.針對(duì)IP核模塊中的時(shí)序電路,提出了基于拉格朗日松弛技術(shù)的峰值電流與開(kāi)關(guān)活動(dòng)性協(xié)同優(yōu)化算法。通過(guò)遺傳算法進(jìn)行解空間的搜索,并在每次迭代中采用次梯度優(yōu)化算法進(jìn)行拉格朗日乘子的更新。采用啟發(fā)式算法確定峰值電流的上界,并返回最優(yōu)解。通過(guò)對(duì)IWLS’93和ITC’99的測(cè)試電路結(jié)果比較,提出的算法較先前的算法可優(yōu)化峰值電流分別達(dá)到45.2

6、7%和25.13%;優(yōu)化開(kāi)關(guān)活動(dòng)性達(dá)6.31%。與確定性方法相比,提出的算法可在較短的CPU時(shí)間內(nèi)得到相同峰值電流。
  5.針對(duì)新型CMOS混合電路,研究了SoC實(shí)現(xiàn)的關(guān)鍵步驟,單元映射算法。通過(guò)將映射問(wèn)題進(jìn)行拉格朗日松弛,采用包含二維塊交叉算子、變異算子和自學(xué)習(xí)算子的進(jìn)化算法作為解空間的搜索引擎完成求解。實(shí)驗(yàn)結(jié)果顯示其可增大電路的求解規(guī)模,且在面積、時(shí)延和CPU時(shí)間上均有較大優(yōu)勢(shì);針對(duì)高扇出邏輯門難于映射,提出了基于邏輯復(fù)制和

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論