版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、近年來(lái),半導(dǎo)體技術(shù)日新月異,促進(jìn)了無(wú)線通訊系統(tǒng)的迅速發(fā)展,這些發(fā)展給人們的生活帶來(lái)了巨大的變革和便利。在無(wú)線通訊系統(tǒng)中,時(shí)鐘產(chǎn)生電路是不可缺少的一個(gè)部分,而目前的時(shí)鐘電路大多都是采用鎖相環(huán)(PLL,PhaseLockLoop)頻率綜合器來(lái)實(shí)現(xiàn)的,它需要晶振提供參考時(shí)鐘,但是隨著半導(dǎo)體工藝進(jìn)入深亞微米階段,系統(tǒng)要求的集成度也越來(lái)越高,但是晶振不能實(shí)現(xiàn)片內(nèi)集成,這對(duì)系統(tǒng)的面積和成本有很大的影響。本文針對(duì)這一現(xiàn)象,結(jié)合現(xiàn)在在無(wú)線通訊領(lǐng)域應(yīng)用越
2、來(lái)越廣泛的數(shù)控振蕩器的工作原理,提出全集成數(shù)控時(shí)鐘產(chǎn)生電路的構(gòu)想。
全集成數(shù)控時(shí)鐘產(chǎn)生電路的核心就是數(shù)控振蕩器,它根據(jù)從閃存中調(diào)用的頻率控制字來(lái)產(chǎn)生相應(yīng)的振蕩信號(hào),經(jīng)分頻后轉(zhuǎn)化成時(shí)鐘信號(hào)輸出。本文根據(jù)這一原理在Simulink中建立了電路的行為級(jí)模型,并對(duì)模型進(jìn)行仿真,得到了仿真波形。本文設(shè)計(jì)的模型,在加上數(shù)字抖動(dòng)的情況下,能達(dá)到100Hz的頻率分辨率。
雖然本文只對(duì)這一時(shí)鐘產(chǎn)生電路作了系統(tǒng)級(jí)的仿真,可是其仿
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于DLL的高頻時(shí)鐘產(chǎn)生電路的研究與設(shè)計(jì).pdf
- 片上時(shí)鐘產(chǎn)生電路的研究.pdf
- 基于DLL的900MHz時(shí)鐘產(chǎn)生電路研究與設(shè)計(jì).pdf
- 用于時(shí)鐘產(chǎn)生電路的延遲鎖相環(huán)的研究與設(shè)計(jì).pdf
- 快速鎖定的高精度多相時(shí)鐘產(chǎn)生電路研究與設(shè)計(jì).pdf
- SATA全數(shù)字時(shí)鐘恢復(fù)電路的研究與實(shí)現(xiàn).pdf
- HF RFID中時(shí)鐘產(chǎn)生電路設(shè)計(jì).pdf
- 基于多相時(shí)鐘產(chǎn)生電路的DLL的研究與應(yīng)用.pdf
- USB中高速全數(shù)字時(shí)鐘恢復(fù)電路的設(shè)計(jì).pdf
- 基于溫度的DRAM刷新時(shí)鐘產(chǎn)生電路設(shè)計(jì).pdf
- 全數(shù)控短波接收機(jī)前端電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 時(shí)鐘產(chǎn)生系統(tǒng)中的鎖相環(huán)電路設(shè)計(jì).pdf
- 低噪聲的鎖相環(huán)時(shí)鐘產(chǎn)生電路設(shè)計(jì).pdf
- 2.5gbs全數(shù)字時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)及寬范圍數(shù)控振蕩器的研究
- 適用于無(wú)源UHF RFID標(biāo)簽芯片的時(shí)鐘產(chǎn)生電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 手機(jī)基帶芯片中鎖相環(huán)時(shí)鐘產(chǎn)生電路設(shè)計(jì).pdf
- UWB系統(tǒng)中時(shí)鐘電路的研究與設(shè)計(jì).pdf
- 低抖動(dòng)時(shí)鐘穩(wěn)定電路研究與設(shè)計(jì).pdf
- 高速ADC時(shí)鐘占空比校準(zhǔn)電路的研究與設(shè)計(jì).pdf
- 低抖動(dòng)時(shí)鐘占空比校準(zhǔn)電路的研究與設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論