版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、時鐘占空比校準(zhǔn)電路(Duty Cycle Corrector,DCC)廣泛地應(yīng)用于雙倍數(shù)據(jù)率同步動態(tài)隨機(jī)存取內(nèi)存(DDR SDRAM)、雙采樣模數(shù)轉(zhuǎn)換器、時鐘數(shù)據(jù)恢復(fù)(CDR)等電路中,以實現(xiàn)一個50%占空比的時鐘,從而保障系統(tǒng)的正常運(yùn)作和效能的最佳發(fā)揮。 論文概述了現(xiàn)有的經(jīng)典占空比校準(zhǔn)技術(shù),分析比較了數(shù)字式DCC和模擬式DCC的優(yōu)缺點(diǎn)。由于模擬式DCC具有校準(zhǔn)精度高和可調(diào)范圍寬的優(yōu)點(diǎn),論文著重對模擬式DCC進(jìn)行了研究。為了解決
2、基于傳統(tǒng)檢測方式的模擬式DCC易受電路和工藝失配影響的問題,同時減小芯片面積,論文提出了一種基于連續(xù)時間積分器的占空比檢測方式,并針對不同的應(yīng)用場合,設(shè)計了兩款DCC: 1)適用于流水線型模數(shù)轉(zhuǎn)換器(Pipelined ADC)的低抖動DCC:通過引入合成級并采取固定下降沿的校準(zhǔn)方式,電路在進(jìn)行占空比校準(zhǔn)的過程中幾乎不引入附加抖動,從而滿足高速高精度ADC的需求。論文基于CHRT0.35μm2P4M CMOS進(jìn)行了電路及版圖設(shè)計
3、,芯片面積為180×130μ㎡。測試結(jié)果表明:可校準(zhǔn)頻率范圍為0.5MHz~280MHz,其中200MHz以下可校準(zhǔn)占空比范圍大于30%~70%,校準(zhǔn)誤差小于±1%,200MHz以上可校準(zhǔn)占空比大于37%~70%,校準(zhǔn)誤差小于±6%;固定沿的附加均方根抖動為0.13ps,結(jié)果基本滿足擬定的設(shè)計指標(biāo)。 2)用于校準(zhǔn)高速時鐘占空比的高速DCC:通過直接在時鐘傳播路徑中校準(zhǔn)來提高工作速度。電路基于SMIC0.18μm Mixed Si
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速ADC時鐘占空比校準(zhǔn)電路的研究與設(shè)計.pdf
- 低抖動時鐘占空比校準(zhǔn)電路的研究與設(shè)計.pdf
- 示波器校準(zhǔn)儀校準(zhǔn)信號產(chǎn)生電路設(shè)計.pdf
- 帶占空比校正的高速時鐘接收電路研究與設(shè)計.pdf
- 高速CIS時鐘發(fā)生電路及驅(qū)動電路設(shè)計.pdf
- 數(shù)字電路設(shè)計中的時鐘設(shè)計
- HF RFID中時鐘產(chǎn)生電路設(shè)計.pdf
- 時鐘占空比較準(zhǔn)理論及電路實現(xiàn)的研究.pdf
- 課程設(shè)計報告---實時時鐘電路設(shè)計
- 超高速時鐘恢復(fù)電路設(shè)計.pdf
- 高速低抖動CMOS時鐘穩(wěn)定電路設(shè)計研究.pdf
- 占空比可調(diào)的方波函數(shù)發(fā)生器硬件電路設(shè)計
- 基于溫度的DRAM刷新時鐘產(chǎn)生電路設(shè)計.pdf
- 基于at89c51數(shù)碼時鐘電路設(shè)計
- 基于單片機(jī)系統(tǒng)的時鐘電路設(shè)計
- 基于延遲鎖相環(huán)的時鐘電路設(shè)計.pdf
- 基于cpld的數(shù)字時鐘電路設(shè)計【開題報告】
- 數(shù)字電子時鐘電路設(shè)計實訓(xùn)報告
- UHF頻段RFID標(biāo)簽芯片時鐘電路設(shè)計.pdf
- 基于FPGA的1GHz時鐘電路設(shè)計.pdf
評論
0/150
提交評論