版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、基于AS5643協(xié)議的IEEE1394總線網(wǎng)絡(luò)中主要包括cc節(jié)點(diǎn)(控制計(jì)算機(jī)節(jié)點(diǎn))和RN節(jié)點(diǎn)(遠(yuǎn)程節(jié)點(diǎn)),“三節(jié)點(diǎn)cc仿真卡”作為一款多節(jié)點(diǎn)、高速率、高性能的基于AS5643協(xié)議的IEEE1394總線通信接口設(shè)備,除了具有cc節(jié)點(diǎn)的功能外,還具有仿真RN節(jié)點(diǎn)及總線通信情況的能力。cc仿真卡符合IEEE1394總線的三層體系結(jié)構(gòu),本課題主要以cc仿真卡的事務(wù)層為研究對象,利用FPGA來實(shí)現(xiàn)cc仿真卡事務(wù)層的基本功能。
本文首先對
2、cc仿真卡進(jìn)行簡要介紹,明確了cc仿真卡事務(wù)層應(yīng)實(shí)現(xiàn)哪些功能。其次,論文重點(diǎn)對cc仿真卡事務(wù)層的FPGA設(shè)計(jì)進(jìn)行了詳細(xì)描述,采用了自頂向下的FPGA設(shè)計(jì)方法,并對各個功能子模塊的設(shè)計(jì)作了詳細(xì)介紹。最后,對FPGA設(shè)計(jì)結(jié)果進(jìn)行了仿真驗(yàn)證,通過對傳統(tǒng)仿真平臺的優(yōu)化,高效可靠的實(shí)現(xiàn)了代碼正確性和功能符合性驗(yàn)證。通過以上過程,cc仿真卡事務(wù)層的FPGA實(shí)現(xiàn)達(dá)到了預(yù)期研究成果:數(shù)據(jù)傳輸速率達(dá)到了預(yù)期的IOOMbit/s;符合AS5643協(xié)議對cc
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- IEEE1394總線事務(wù)層的設(shè)計(jì)與驗(yàn)證.pdf
- 基于IEEE1394的總線事務(wù)層IP核設(shè)計(jì)與驗(yàn)證.pdf
- 基于FPGA的SOC設(shè)計(jì)與驗(yàn)證.pdf
- PCI Express數(shù)據(jù)事務(wù)層的設(shè)計(jì)及驗(yàn)證.pdf
- 10GEPoC系統(tǒng)MAC層的FPGA設(shè)計(jì)與驗(yàn)證.pdf
- 基于AS5643協(xié)議遠(yuǎn)程節(jié)點(diǎn)仿真卡的設(shè)計(jì)與驗(yàn)證.pdf
- 基于鳳芯的DDR設(shè)計(jì)與FPGA驗(yàn)證.pdf
- 基于fpga的dds仿真與設(shè)計(jì)
- 基于FPGA的TCP協(xié)議的設(shè)計(jì)與驗(yàn)證.pdf
- 基于FPGA的SD卡控制器的設(shè)計(jì)和驗(yàn)證.pdf
- 基于FPGA的RapidIO總線接口設(shè)計(jì)、驗(yàn)證與實(shí)現(xiàn).pdf
- 基于FPGA的USB控制器設(shè)計(jì)與驗(yàn)證.pdf
- PCIe事務(wù)層及數(shù)據(jù)鏈路層的實(shí)現(xiàn)與驗(yàn)證.pdf
- 基于FPGA的MMC-HVDC系統(tǒng)物理控制器設(shè)計(jì)與RTDS仿真驗(yàn)證.pdf
- 基于FPGA的核間高速接口的設(shè)計(jì)與驗(yàn)證.pdf
- 基于FPGA的SoC芯片驗(yàn)證平臺設(shè)計(jì).pdf
- 基于FPGA的OFDM系統(tǒng)設(shè)計(jì)與仿真.pdf
- 基于FPGA的SoC原型驗(yàn)證平臺設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的YAK SOC原型驗(yàn)證平臺設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的cPCI卡的研究與設(shè)計(jì).pdf
評論
0/150
提交評論