版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、軟件無線電技術(shù)(SDR)被看作是一種應(yīng)用于無線設(shè)備的、實(shí)現(xiàn)對(duì)多種空中接口技術(shù)支持能力的軟件技術(shù)。端到端重配置技術(shù)基于SDR,其核心思想是對(duì)網(wǎng)絡(luò)和終端可重配置能力的管理和控制。當(dāng)從一種無線接入技術(shù)轉(zhuǎn)換為另一種無線接入技術(shù)時(shí),需要實(shí)現(xiàn)一個(gè)全局的重配置,這通常要對(duì)基帶模塊的功能、行為和接口方面進(jìn)行較大的變動(dòng)。本論文所研究的基帶的編譯碼重配置具備一定理論與應(yīng)用價(jià)值。 本論文依據(jù)IEEE802.11a以及IEEE802.16-2004物理
2、層編譯碼的具體要求,研究了協(xié)議所規(guī)定的里德-所羅門碼、卷積碼的算法,先期用matlab進(jìn)行理論算法仿真,然后用VHDL語(yǔ)言進(jìn)行編寫,在Modelsim5.0環(huán)境下進(jìn)行編譯調(diào)試,在QuartusⅡ工具上進(jìn)行綜合,實(shí)現(xiàn)了RS-CC碼的編譯碼器功能。本論文所設(shè)計(jì)的卷積碼譯碼器采用維特比算法,由采用全并行的“加比選(ACS)”模塊和具有改進(jìn)的脈動(dòng)陣列結(jié)構(gòu)的幸存路徑回溯模塊組成。RS譯碼器中,采用易于硬件實(shí)現(xiàn)的BM迭代算法來求解差錯(cuò)位置多項(xiàng)式。
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- RS編譯碼的FPGA實(shí)現(xiàn).pdf
- RS編譯碼的FPGA實(shí)現(xiàn)研究.pdf
- 基于PCI總線的RS編譯碼接口卡的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于ARM的FPGA遠(yuǎn)程重配置的設(shè)計(jì).pdf
- rs系列編譯碼器的設(shè)計(jì)與fpga實(shí)現(xiàn)
- 基于DVD應(yīng)用的RS編譯碼器的研究和FPGA實(shí)現(xiàn).pdf
- 基于PLD的RS碼編譯碼器設(shè)計(jì).pdf
- 基于FPGA的HDB3編譯碼設(shè)計(jì).pdf
- 基于可重配置模型的Viterbi譯碼器設(shè)計(jì).pdf
- 高性能RS碼編譯碼研究及FPGA實(shí)現(xiàn).pdf
- 微小衛(wèi)星通信中基于FPGA的RS碼編譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高性能RS編譯碼的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的LDPC編譯碼系統(tǒng)的研究.pdf
- 基于可重配置的OFDM基帶系統(tǒng)的FPGA設(shè)計(jì).pdf
- RS譯碼算法的研究和FPGA設(shè)計(jì).pdf
- 基于FPGA的Turbo碼編譯碼器設(shè)計(jì).pdf
- RS編譯碼器的IP核設(shè)計(jì).pdf
- 基于FPGA的可重配置片上系統(tǒng).pdf
- 串行級(jí)聯(lián)編譯碼的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于FPGA的LDPC碼編譯碼算法的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論