版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、串行成像控制總線串行成像控制總線SCCB的應(yīng)用研究的應(yīng)用研究默認分類2008030221:42:27閱讀1356評論4字號:大中小訂閱呂濤(西南科技大學(xué)網(wǎng)絡(luò)信息中心,四川綿陽621002)摘要:本文主要基于CMOS圖像傳感器的串行成像控制總線(SCCB)的使用方法進行研究,詳細闡述了該總線的引腳功能,數(shù)據(jù)傳輸和控制時序。文中通過程序代碼片段說明了如何利用ARMCPU的GPIO使用SCCB總線。關(guān)鍵詞:CMOS圖像傳感器;SCCBARMC
2、PUGPIO中圖分類號:文獻標(biāo)識碼:AApplicationResearchofSerialCameraControlBusLuTaowkInfmationCenterofSouthwestUniversityofScienceTechnologyAbstract:Thepapermainlydiscussestheapplicationresearchofserialcameracontrolbus(SCCB)basedonCMOSi
3、magesens.ItdepictsthepinfunctiondatatransmissionTimingDiagramofSCCB.InthepaperthecodefragmentshowshowtouseSCCBbyARMCPUGPIO.Keywds:CMOSimagesensSCCBARMCPUGPIO1.概述概述CMOS圖像傳感器是近年發(fā)展起來的一種新型固體圖像傳感器,由于采用了相同的CMOS工藝,因此可以將像素陣列與驅(qū)動電
4、路和信號處理電路等集成在同一塊芯片上。而且,現(xiàn)在越來越多的CMOS圖像傳感器芯片將AD集成進去,因此除了模擬視頻輸出外,還可直接輸出數(shù)字視頻信號和同步信號。這樣,利用CMOS圖像傳感器構(gòu)成圖像采集系統(tǒng)時,傳統(tǒng)圖像采集卡的AD、同步分離等電路就沒有必要了,而僅需設(shè)計適當(dāng)?shù)慕涌陔娐贰,F(xiàn)在,由CMOS圖像傳感器構(gòu)成的所謂“單芯片成像系統(tǒng)”(CameraonChip)已在包括視頻圖像獲取和數(shù)字化、視頻會議、可視電話、視頻電子郵件、多媒體應(yīng)用、數(shù)
5、字相機等諸多領(lǐng)域有了廣泛的應(yīng)用和發(fā)展?jié)摿?。美國的OmniVision(OV)技術(shù)有限公司是世界上較大的和主要的CMOS傳感器供應(yīng)商。OV公司定義和配置了一種串行成像控制總線SCCB(SerialCameraControlBus),它是一種3線串行總線,可以控制大多數(shù)OV公司的CMOS圖像傳感器。為減少芯片封裝,SCCB可以在2線串行模式下工作。OV系列傳感器可以通過串行成像控制總線SCCB接口提供圖像的全幀采樣,窗口采樣并且可以完全由用
6、戶來控制圖像質(zhì)量、格式和輸出數(shù)據(jù)流。所有的圖像處理功能包括曝光控制、gamma、白平衡、色彩飽和度、色調(diào)控制等均可通過SCCB接口編程實現(xiàn)。OV系列傳感器通常有兩種控制方法:上電重啟方式和SCCB接口控制方式。上電重啟方式是復(fù)用芯片的視頻數(shù)據(jù)總線。在芯片上電復(fù)位后,視頻數(shù)據(jù)引腳初始化為三態(tài)引腳,從外部讀入控制信息設(shè)置芯片工作狀態(tài),在2048個時鐘周期后視頻數(shù)據(jù)總線恢復(fù)正常功能。IOPMOD=0x03setgpioP0P1outputmo
7、deIOPDATA=IOPDATA|0x01data=1delay(1)IOPDATA=IOPDATA|0x02clk=1delay(5)IOPDATA=IOPDATAdata=0delay(5)32傳輸結(jié)束傳輸結(jié)束SCCB_E由低電平變?yōu)殡姼咂奖硎緮?shù)據(jù)傳輸?shù)慕Y(jié)束(如圖4所示)。在結(jié)束傳輸階段定義了兩個時間參數(shù):和。定義為SIO_D后處理(postge)時間,即SCCB_E在聲明傳輸結(jié)束以后SIO_D必須保持為邏輯1的時間。的最小值是1
8、5ns。定義為SCCB_E的后活動(postactive)時間,即在SIO_D聲明傳輸結(jié)束以后SCCB_E必須保持為邏輯0的時間,它的最小值是0ns。圖43線傳輸結(jié)束示意圖線傳輸結(jié)束示意圖2線連接SCCB傳輸結(jié)束代碼參考如下:voidstop()IOPMOD=0x03setgpiooutputmodeIOPDATA=IOPDATAdata=0delay(1)IOPDATA=IOPDATA|0x02clk=1delay(5)IOPDATA
9、=IOPDATA|0x01data=1delay(4)IOPDATA=IOPDATAclk=033傳輸周期(傳輸周期(TransmissionCycle)一個基本的數(shù)據(jù)傳輸我們稱之為一個階段(Phase),SCCB共規(guī)定了三種傳輸:3階段寫傳輸周期2階段寫傳輸周期2階段讀傳輸周期(1)傳輸階段(TransmissionPhases)一個傳輸階段總共包括9位,其中分為8位數(shù)據(jù)和第9位。8位數(shù)據(jù)是順序存放并且高位在前。第9位可以是數(shù)據(jù)無關(guān)位
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速串行總線的控制與應(yīng)用.pdf
- 高速串行總線系統(tǒng)設(shè)計.pdf
- 基于PCI總線的串行通訊控制器的設(shè)計.pdf
- 基于多媒體串行總線設(shè)備信息采集與控制研究.pdf
- spi串行總線接口的verilog實現(xiàn)
- 通用串行總線數(shù)據(jù)傳輸
- 串行總線接口仿真系統(tǒng)的研究.pdf
- 基于PXIe總線的高速串行背板設(shè)計.pdf
- 高速串行總線信號完整性分析.pdf
- RapidIO高速串行總線的研究與實現(xiàn).pdf
- 通用串行總線USB研究及實現(xiàn).pdf
- 通用串行總線技術(shù)在數(shù)字運動控制中的應(yīng)用研究.pdf
- 基于Windows的串行總線數(shù)控系統(tǒng)實時控制關(guān)鍵技術(shù)研究.pdf
- 示波器串行總線協(xié)議分析軟件包開發(fā).pdf
- 基于CPCI總線的多協(xié)議串行通信研究.pdf
- 串行總線系統(tǒng)結(jié)構(gòu)的研究與USB應(yīng)用.pdf
- 基于FPGA的串行總線的研究與實現(xiàn).pdf
- 基于VME總線的多通道智能串行系統(tǒng).pdf
- 基于Nios的串行總線分析儀研制.pdf
- 基于LVDS高速串行總線通信技術(shù)的研究.pdf
評論
0/150
提交評論