版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、<p> 用同步JK觸發(fā)器設(shè)計一個六進(jìn)制的計數(shù)器</p><p> 實(shí)驗(yàn)?zāi)康模豪萌舾蓚€同步JK觸發(fā)器和邏輯門設(shè)計六進(jìn)制的計數(shù)器并用數(shù)碼管顯示計數(shù)值。</p><p><b> 二、實(shí)驗(yàn)原理:</b></p><p><b> 狀態(tài)轉(zhuǎn)換圖:</b></p><p> 由于4<
2、;6<8,因此用三片JK觸發(fā)器,利用0~5循環(huán),</p><p><b> 卡諾圖:</b></p><p><b> Q1卡諾圖</b></p><p><b> Q2的卡諾圖</b></p><p><b> Q3的卡諾圖</b><
3、/p><p><b> 狀態(tài)方程:</b></p><p> Q3*=Q2Q1+Q3Q1’ </p><p> Q2*=Q3Q2’Q1+Q2Q1’</p><p><b> Q1*=Q1’</b></p><p><b> 驅(qū)動方程:</b>&l
4、t;/p><p> J3=Q2Q1 K3=Q1 </p><p> J2=Q3’Q1 K2=Q1 </p><p> J1=1 K1=1.</p><p><b> 電路圖:</b></p><p> 實(shí)驗(yàn)結(jié)論:將JK觸發(fā)器與必要的邏輯門組成組成的電路,可以設(shè)計成六進(jìn)制,在化簡卡諾圖時,需要
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于d觸發(fā)器的異步八進(jìn)制計數(shù)器設(shè)計
- 利用d觸發(fā)器構(gòu)成計數(shù)器
- 利用d觸發(fā)器構(gòu)成計數(shù)器
- 主從rs觸發(fā)器,jk觸發(fā)器
- 用jkff觸發(fā)器設(shè)計一個模為4的加法計數(shù)器
- 60進(jìn)制計數(shù)器設(shè)計..
- 100進(jìn)制計數(shù)器
- 100進(jìn)制同步計數(shù)器設(shè)計
- 6進(jìn)制計數(shù)器課程設(shè)計
- jk觸發(fā)器的應(yīng)用和實(shí)現(xiàn)
- 4.5-4.6主從jk觸發(fā)器
- 實(shí)驗(yàn)六 rs觸發(fā)器和d觸發(fā)器
- 24進(jìn)制計數(shù)器課程設(shè)計
- 16進(jìn)制同步加法計數(shù)器
- 16進(jìn)制同步加法計數(shù)器
- 實(shí)驗(yàn)六 觸發(fā)器
- 10進(jìn)制加法計數(shù)器課程設(shè)計
- 用verilog hdl設(shè)計計數(shù)器
- 課程設(shè)計---多進(jìn)制計數(shù)器的設(shè)計
- 畢業(yè)設(shè)計----十五進(jìn)制計數(shù)器的設(shè)計
評論
0/150
提交評論