版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著嵌入式系統(tǒng)中圖形處理、3D游戲等基于浮點的運(yùn)算密集應(yīng)用日益增多,高性能低功耗的浮點運(yùn)算單元將成為未來嵌入式處理器關(guān)鍵部件。本文圍繞浮點運(yùn)算單元的架構(gòu)設(shè)計,重點研究提升浮點運(yùn)算能力、減少硬件開銷、降低動態(tài)功耗等關(guān)鍵技術(shù),主要研究內(nèi)容和創(chuàng)新點包括:
1、浮點SIMD指令集擴(kuò)展及其高效資源復(fù)用硬件框架。首先設(shè)計了面向并行處理應(yīng)用的的浮點SIMD指令集,并提出了一種采用資源復(fù)用的SIMD運(yùn)算單元設(shè)計方法。該方法通過將執(zhí)行雙精度
2、指令的數(shù)據(jù)通路分割為相互獨立的兩路,僅通過增加少量控制邏輯,實現(xiàn)單精度SIMD運(yùn)算對雙精度指令數(shù)據(jù)通路的高路和低路的高效復(fù)用,以極小的硬件代價獲取浮點運(yùn)算性能的大幅提升。
2、統(tǒng)一的浮點除法與開方SRT算法。提出影響SRT算法性能和開銷的主要參數(shù)的選擇方案。基于邊界值公式變換和操作數(shù)預(yù)處理的方法,實現(xiàn)了除法和開方SRT選擇函數(shù)的統(tǒng)一。提出一種基于常量比較和譯碼的選擇函數(shù)設(shè)計方法,解決傳統(tǒng)設(shè)計資源占用大、電路延時長的問題。基
3、于在線轉(zhuǎn)換的商和平方根的累加方法,將累加過程轉(zhuǎn)變?yōu)楹唵蔚囊莆徊僮骱瓦壿嫽虿僮??;陬A(yù)測的運(yùn)算加速機(jī)制,利用浮點運(yùn)算特征預(yù)測計算結(jié)果,根據(jù)預(yù)測結(jié)果對SRT算法迭代次數(shù)進(jìn)行控制以實現(xiàn)運(yùn)算加速。
3、針對浮點加法和除法/開方運(yùn)算的快速舍入方法。在浮點加法結(jié)果舍入邏輯中將尾數(shù)取補(bǔ)碼過程和舍入加法過程合并,僅用一個加法器就實現(xiàn)了取補(bǔ)碼和舍入的過程,解決舍入延時長的問題?;谠诰€轉(zhuǎn)換的SRT除法與開方舍入機(jī)制,利用SRT算法迭代的計算
4、過程直接得到舍入加1和減1的值供舍入判斷邏輯選擇,解決了關(guān)鍵路徑問題。
4、基于浮點運(yùn)算特征的細(xì)粒度門控時鐘優(yōu)化技術(shù)。基于不同運(yùn)算精度的門控時鐘技術(shù),在浮點單精度運(yùn)算時徹底關(guān)閉空閑的低位數(shù)據(jù)以降低功耗。基于異常預(yù)測的門控時鐘技術(shù),通過預(yù)測當(dāng)前指令發(fā)生異常的情況,在預(yù)測到異常發(fā)生時關(guān)閉整個數(shù)據(jù)通路的時鐘,消除冗余動態(tài)功耗?;谶\(yùn)算結(jié)果預(yù)測的門控時鐘技術(shù),操作數(shù)為零或者無窮時根據(jù)指令類型預(yù)測運(yùn)算結(jié)果,并關(guān)閉相應(yīng)的數(shù)據(jù)通路的時鐘
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高性能可配置浮點運(yùn)算執(zhí)行單元設(shè)計與測試.pdf
- 64位高性能浮點運(yùn)算單元的設(shè)計與驗證.pdf
- 高性能浮點處理單元設(shè)計.pdf
- 高性能浮點除法單元的設(shè)計.pdf
- 高性能浮點乘法單元的設(shè)計.pdf
- 高性能浮點單元的分析與設(shè)計.pdf
- 高性能數(shù)字運(yùn)算單元設(shè)計研究.pdf
- 高性能浮點三角函數(shù)運(yùn)算部件的設(shè)計與驗證.pdf
- 設(shè)計高性能浮點加法器.pdf
- 高精度高性能浮點除法、開方單元的研究與設(shè)計.pdf
- 高性能微處理器浮點乘加單元的研究.pdf
- 高性能浮點DSP中ALU的研究與設(shè)計.pdf
- 高性能CPU中浮點開方單元的分析與實現(xiàn).pdf
- 高性能浮點加法器的研究與設(shè)計.pdf
- 高速浮點加法運(yùn)算單元的研究與實現(xiàn).pdf
- 基于FPGA的雙精度浮點矩陣運(yùn)算單元設(shè)計.pdf
- 全定制高性能的算術(shù)邏輯運(yùn)算單元的研究設(shè)計.pdf
- 浮點運(yùn)算加速器的設(shè)計研究.pdf
- 高性能浮點乘加部件的VISI結(jié)構(gòu)設(shè)計.pdf
- 雙精度64位浮點乘法運(yùn)算單元的設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論