版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、8051系列單片機(jī)是應(yīng)用最廣泛生命周期最長(zhǎng)久的8位單片機(jī)。具有強(qiáng)大的生命力和市場(chǎng)前景。 本文主要介紹了一款51系列單片機(jī)的軟IPCORE:使用VerilogHDL語(yǔ)言設(shè)計(jì)的80C51單片機(jī)的IPCORE。 本論文的主體部分由四部分構(gòu)成,第一部分,介紹了經(jīng)典的INTEL的MCS8051的框架結(jié)構(gòu)和內(nèi)部功能模塊的組成,從而明確了本次設(shè)計(jì)的任務(wù)目標(biāo);第二部分,分析了8051的指令集的特點(diǎn),在本設(shè)計(jì)中把指令的執(zhí)行流程基本劃分為取
2、指,譯碼,取指令參數(shù),運(yùn)算,回寫(xiě)五個(gè)步驟,每個(gè)步驟在各類(lèi)指令中的時(shí)序安排,并舉例列出幾種指令按照這個(gè)步驟執(zhí)行的情況;第三部分,按照INTEL的MCS8051手冊(cè)的描述,詳細(xì)介紹了本論文中各模塊實(shí)現(xiàn)的結(jié)構(gòu)圖和工作原理,包括了特殊寄存器,運(yùn)算邏輯單元,定時(shí)器,中斷等。最后一部分是本次論文的測(cè)試驗(yàn)證和總結(jié)。 本設(shè)計(jì)采用CANDENCE的VerilogXL及modelsim5.7進(jìn)行功能仿真以及時(shí)序仿真,采用Altera公司的開(kāi)發(fā)工具Q
3、UARTUSII5.0作為開(kāi)發(fā)平臺(tái),完成設(shè)計(jì)的綜合、靜態(tài)時(shí)序分析工作;采用Altera公司的CYCLONE系列的EPlC6T144C6芯片進(jìn)行物理設(shè)計(jì)。 在設(shè)計(jì)手段上,設(shè)計(jì)主要遵循INTELMCS51系列的單片機(jī)用戶(hù)手冊(cè)以及官方的正式資料,采用了自頂向下將系統(tǒng)按功能逐層分割的層次化、模塊化的設(shè)計(jì)方法,這比傳統(tǒng)自下向上的EDA設(shè)計(jì)方法有更明顯的優(yōu)勢(shì),縮短了開(kāi)發(fā)周期,降低了開(kāi)發(fā)成本。先進(jìn)工藝以及設(shè)計(jì)手段的采用也是保證性能提高的一大因
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- AHB接口8051兼容處理器IP設(shè)計(jì)研究.pdf
- 一個(gè)RDF Schema處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 可重用數(shù)字信號(hào)處理器IP核的設(shè)計(jì).pdf
- 一個(gè)支持事務(wù)存儲(chǔ)的多核處理器結(jié)構(gòu)設(shè)計(jì).pdf
- 兼容8051單片機(jī)IP核設(shè)計(jì).pdf
- 一個(gè)基于變量消除和子句包含的預(yù)處理器.pdf
- 邏輯核動(dòng)態(tài)可重構(gòu)的眾核處理器體系結(jié)構(gòu).pdf
- 兼容6502微處理器IP開(kāi)發(fā)與設(shè)計(jì).pdf
- 一種基于8051的安全加密微處理器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 可重構(gòu)密碼協(xié)處理器設(shè)計(jì).pdf
- 一種兼容MIPS32指令集的32位軟核處理器設(shè)計(jì).pdf
- 異構(gòu)眾核處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 眾核處理器中Cache一致性機(jī)制的動(dòng)態(tài)可重構(gòu)設(shè)計(jì).pdf
- 32位RISC微處理器核的設(shè)計(jì).pdf
- 新型可支持.netil指令的處理器設(shè)計(jì)
- 可配置可擴(kuò)展媒體處理器設(shè)計(jì).pdf
- 基于擴(kuò)展指令集的近閾值8051微處理器設(shè)計(jì).pdf
- 基于處理器核分配方案的眾核處理器可靠性增強(qiáng)技術(shù).pdf
- AES協(xié)處理器IP核的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 面向可重構(gòu)眾核處理器的子網(wǎng)劃分與廣播機(jī)制研究.pdf
評(píng)論
0/150
提交評(píng)論