版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著集成電路技術(shù)的發(fā)展,在單芯片上可集成的電路規(guī)模及復(fù)雜度不斷增加。采用傳統(tǒng)的平面工藝,過長互連線產(chǎn)生的延遲嚴(yán)重制約了系統(tǒng)性能的提高,三維集成電路已經(jīng)成為下一代高性能集成電路的首選方案。為了解決現(xiàn)有 EDA設(shè)計工具不能滿足三維集成電路設(shè)計需求的問題,本文重點研究多個芯片通過三維互連通孔的方法,來進行三維集成電路設(shè)計時的自動布局布線的方法和流程。
在分析三維集成電路結(jié)構(gòu)的特點的基礎(chǔ)上,重點對 F2F及硅通孔這兩種通孔結(jié)構(gòu)的三維集
2、成電路自動布局布線方法進行研究。首先在 EDA軟件環(huán)境下建立了F2F和硅通孔TSV的模型,通過sed語言處理輸入輸出約束文件將凸點變?yōu)榭勺R別的金屬端口解決了硅通孔和F2F互連通孔在二維EDA軟件中識別和應(yīng)用問題。其次,以 OC8051芯片處理器代碼為例,完成了三維集成電路布局布線流程的設(shè)計。
在設(shè)計過程中,首先對OC8051芯片處理器代碼進行了分割,將其分為邏輯功能計算部分(核區(qū))及存儲部分(靜態(tài)隨機存儲器)兩個芯片。通過引入
3、了Wide I/O的概念對 OC8051芯片處理器的數(shù)據(jù)部分與電源部分兩個需要進行三維互連的部分做了布局規(guī)劃,并對三維互連端口進行了隔離處理。使用二維EDA軟件 SOC Encounter對三維芯片的兩個裸片分別進行布圖布局、時鐘樹綜合、布線等版圖的設(shè)計,最終通過 Virtuoso將硅通孔的版圖結(jié)構(gòu)合并到版圖中。通過比對二維物理設(shè)計,三維物理設(shè)計使 OC8051芯片處理器的時序違例降低了60%以上,證明了流程的正確性。本論文建立了三維集
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的3D視頻處理器.pdf
- 基于FPGA的3D圖像處理器IP核的設(shè)計與實現(xiàn).pdf
- 面向移動設(shè)備3D圖形處理器的設(shè)計與實現(xiàn).pdf
- 面向3d圖形處理器快速分層的深度預(yù)測試方法
- 基于MIPS處理器的TPM安全芯片設(shè)計.pdf
- 基于擴展指令集的近閾值8051微處理器設(shè)計.pdf
- AHB接口8051兼容處理器IP設(shè)計研究.pdf
- IC卡AES協(xié)處理器的FPGA設(shè)計.pdf
- 網(wǎng)絡(luò)處理器芯片的物理設(shè)計研究.pdf
- 基帶處理器芯片的低功耗設(shè)計實現(xiàn).pdf
- 一種基于8051的安全加密微處理器設(shè)計與實現(xiàn).pdf
- 一個可綜合的8051兼容處理器核設(shè)計.pdf
- 低功耗微處理器監(jiān)控芯片的設(shè)計.pdf
- 基于3D骨架的3D模型檢索.pdf
- 媒體多處理器系統(tǒng)芯片的設(shè)計研究.pdf
- 一種針對3D芯片的BIST設(shè)計方法.pdf
- 無線傳感器網(wǎng)絡(luò)芯片的MAC協(xié)處理器設(shè)計.pdf
- 一種實時信號處理系統(tǒng)3D多芯片組件設(shè)計.pdf
- 通用小波包變換處理器芯片的設(shè)計研究.pdf
- 基于MV05的單芯片多處理器并行處理架構(gòu)設(shè)計.pdf
評論
0/150
提交評論