版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、雷達(dá)信號處理器測試臺是為雷達(dá)信號處理器的測試而研制的,主要功能是采集雷達(dá)信號處理器輸出的數(shù)字信號和模擬信號,以及模擬仿真各種雷達(dá)目標(biāo)信號及雷達(dá)環(huán)境,是檢驗雷達(dá)性能和仿真的重要設(shè)備。針對通信接口卡在系統(tǒng)中的重要地位,文中特對通信接口卡的設(shè)計與實現(xiàn)進行深入的研究。 本文首先介紹了雷達(dá)信號處理器測試臺的設(shè)計要求、采用的技術(shù)措施、組成結(jié)構(gòu)和工作方式。然后,就通信接口卡在系統(tǒng)中的重要作用,詳細(xì)敘述了該卡采用的模塊化設(shè)計思想,主要功能模塊包
2、括:多邏輯控制器組合模塊、USB通信模塊、McBSP串行通信模塊、高速數(shù)據(jù)緩沖模塊、總線背板接口模塊,文中對各個模塊設(shè)計原理與實現(xiàn)過程進行分析。最后對測試臺研制過程中數(shù)據(jù)傳輸協(xié)議進行詳述,主要協(xié)議包括:數(shù)據(jù)上傳、數(shù)據(jù)下傳、通信過程中的差錯控制,分析各類通信協(xié)議提出的原因,擬解決問題及實現(xiàn)的方法,正是這些通信協(xié)議的實現(xiàn),才使得整個系統(tǒng)研制得以順暢。 論文中所設(shè)計的系統(tǒng)已經(jīng)交付使用,并且參與了一系列大型的試驗,通過試驗結(jié)果證明,論文
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- LVDS環(huán)網(wǎng)總線設(shè)計及其在雷達(dá)信號處理器測試臺中的應(yīng)用.pdf
- 基于網(wǎng)絡(luò)處理器的POS接口卡管理平面的設(shè)計與實現(xiàn).pdf
- 相控陣?yán)走_(dá)信號處理器的FPGA設(shè)計與實現(xiàn).pdf
- 機載雷達(dá)信號處理器的設(shè)計.pdf
- 高端路由器POS接口卡與主控卡間通信協(xié)議的設(shè)計與實現(xiàn).pdf
- 基于Zynq的雷達(dá)信號處理器驗證平臺設(shè)計與實現(xiàn).pdf
- 近程火控引導(dǎo)雷達(dá)信號處理器設(shè)計和實現(xiàn).pdf
- 基于Zedboard的PD雷達(dá)數(shù)字信號處理器的設(shè)計與實現(xiàn).pdf
- 基于uvm的脈沖多普勒雷達(dá)信號處理器驗證平臺設(shè)計與實現(xiàn)
- 基于UVM的脈沖多普勒雷達(dá)信號處理器驗證平臺設(shè)計與實現(xiàn).pdf
- 中端路由器CPOS接口卡驅(qū)動的設(shè)計與實現(xiàn).pdf
- 基于時分復(fù)用的PD雷達(dá)數(shù)字信號處理器的設(shè)計與實現(xiàn).pdf
- 數(shù)字陣列雷達(dá)DBF處理器的設(shè)計與實現(xiàn).pdf
- 基于FPGA+DSP的某監(jiān)控雷達(dá)信號處理器設(shè)計與實現(xiàn).pdf
- 基于ADSP-TS201的雷達(dá)信號處理器設(shè)計和實現(xiàn).pdf
- 某雷達(dá)信號處理器自動測試系統(tǒng)研制.pdf
- 二次雷達(dá)應(yīng)答信號處理器中DSP的算法設(shè)計與實現(xiàn).pdf
- 數(shù)字陣列雷達(dá)DBF處理器的設(shè)計與系統(tǒng)測試.pdf
- 雷達(dá)DBF處理器的研制與系統(tǒng)測試.pdf
- 基于FPGA的雷達(dá)信號預(yù)處理器的設(shè)計.pdf
評論
0/150
提交評論