已閱讀1頁,還剩75頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、在VTS(VesselTrafficServices船舶交管系統(tǒng))系統(tǒng)中,雷達雜波的處理能力已成為制約雷達目標錄取、跟蹤處理能力和可靠性的主要因素。隨著區(qū)域性VTS的建立,要求將雷達信號以最高的質(zhì)量和最低的代價遠距離傳輸,而達到這一要求的關(guān)鍵技術(shù)環(huán)節(jié)——雷達信息的壓縮處理也由于雷達雜波的存在而受到影響。因此,研究更有效的VTS雷達雜波處理技術(shù)是一項很有價值和實際意義的工作。本文是在前人研究成果的基礎(chǔ)上,面向?qū)嶋H應用的需求,主要研究VTS
2、雷達雜波處理器的設計方法和實現(xiàn)手段。 本文在分析雷達雜波特性的基礎(chǔ)上,在探討研究了基于統(tǒng)計特性的恒虛警處理方法的基礎(chǔ)上,分析和探討了雜波處理中的大目標的陰影效應,并提出了相應的改進方案。分析了基于小波變換的恒虛警處理方法,并且對其中閾值的處理、邊界處理、降樣算法和非降樣算法比較以及小波基的選擇進行了多方面的分析和討論,使之成為適于FPGA(FieldProgrammableGateArray)器件實現(xiàn)的算法。根據(jù)上面的理論基礎(chǔ),
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 機載雷達信號處理器的設計.pdf
- 數(shù)字陣列雷達DBF處理器的設計與實現(xiàn).pdf
- 相控陣雷達信號處理器的FPGA設計與實現(xiàn).pdf
- 機載雜波抑制實時處理器的研制.pdf
- 數(shù)字陣列雷達DBF處理器的設計與系統(tǒng)測試.pdf
- X波段航海雷達圖像預處理器的研究與設計.pdf
- 雷達DBF處理器的研制與系統(tǒng)測試.pdf
- 基于FPGA的雷達信號預處理器的設計.pdf
- 基于Zynq的雷達信號處理器驗證平臺設計與實現(xiàn).pdf
- 雷達測波系統(tǒng)信息處理器的設計與實現(xiàn).pdf
- 高頻地波雷達干擾與海雜波信號處理研究.pdf
- 基于Zedboard的PD雷達數(shù)字信號處理器的設計與實現(xiàn).pdf
- 異步處理器的研究與設計.pdf
- 雷達雜波的恒虛警處理的研究.pdf
- 雙基地炮位偵校雷達DBF處理器的設計與實現(xiàn).pdf
- 機載雷達雜波模擬器的設計與實現(xiàn).pdf
- 基于FPGA的無源雷達互相關(guān)處理器的設計.pdf
- 基于多核處理器的機載PD雷達信號處理算法設計.pdf
- 基于FPGA的多功能雷達信號處理器.pdf
- 基于UVM的脈沖多普勒雷達信號處理器驗證平臺設計與實現(xiàn).pdf
評論
0/150
提交評論