版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、目錄目錄ImmiAbstract2第1章引言31.1FPGA簡(jiǎn)介31.2FPGA的CAD流程51.3主要研究工作71.4論文組織7第2章研究背景82.1主流EDA公司的STA工具概述82.1.1Xilinx公司82.1.2Altera公司92.1.3Synopsys公司102.2可編程互連資源結(jié)構(gòu)描述122.2.1平面式可編程互連結(jié)構(gòu)122.2.2層次式可編程互連結(jié)構(gòu)152.3本章小結(jié)16第3章FPGA靜態(tài)時(shí)序分析173.1FPGA電路
2、建模173.1.1可編程互連資源建模173.1.2可編程邏輯資源建模203.2算法介紹213.2.1線網(wǎng)延時(shí)223.2.2路徑延時(shí)223.2.3計(jì)算過程233.3系統(tǒng)簡(jiǎn)介243.4輸出文件253.4.1報(bào)告文件253.4.2仿真網(wǎng)表(SIM_V)263.4.3延時(shí)文件(SDF)273.5本章小結(jié)27第4章基于統(tǒng)計(jì)方法的STA互連資源時(shí)序庫284.1互連資源時(shí)序庫284.2建立互連資源時(shí)序庫294.2.1準(zhǔn)備網(wǎng)表文件304.2.2準(zhǔn)備FP
3、GA的芯片結(jié)構(gòu)文件304.2.3產(chǎn)生需要的元件SPICE網(wǎng)表314.2.4HSPICE仿真344.2.5電容等其他參數(shù)的提取354.2.6數(shù)據(jù)收集364.3傳統(tǒng)的時(shí)序庫及其問題。364.4負(fù)延時(shí)值和正值率37摘要摘要靜態(tài)時(shí)序分析(STAStaticTimingAnalysis)是FPGA軟件系統(tǒng)中的一個(gè)重要組成模塊,用于考察FPGA用戶設(shè)計(jì)的電路的時(shí)延、速度指標(biāo),并且驗(yàn)證電路時(shí)序是否符合設(shè)計(jì)者規(guī)定的時(shí)序要求。靜態(tài)時(shí)序分析技術(shù)在功能上和性
4、能上都有很大的優(yōu)越性,現(xiàn)在基本上所有的數(shù)字設(shè)計(jì)都會(huì)經(jīng)過靜態(tài)時(shí)序分析仿真。FPGA軟件系統(tǒng)中的靜態(tài)時(shí)序分析模塊與ASIC不同,F(xiàn)PGA的基本元件比較少,但是FPGA有比較復(fù)雜的互連結(jié)構(gòu),不同于ASIC中的互連,所以對(duì)FPGA互連資源的建模十分重要。同時(shí),對(duì)于不同的芯片而言,其互連資源不同,互連資源的延時(shí)信息不同,利用現(xiàn)成的STA軟件并不能提供給用戶準(zhǔn)確的時(shí)序值。所以設(shè)計(jì)準(zhǔn)確的STA軟件,建立準(zhǔn)確的互連資源時(shí)序庫十分重要。針對(duì)這些問題,本文
5、的主要工作包括以下幾個(gè)方面:本文深入研究了FPGA的互連資源時(shí)序庫,對(duì)互連資源時(shí)序庫進(jìn)行了統(tǒng)計(jì)分析,提出了對(duì)數(shù)仿真輸入法和累積頻數(shù)仿真輸入法,以提高STA的仿真精度。傳統(tǒng)的互連資源時(shí)序庫具有負(fù)值過多、庫的利用效率不高、仿真精度不高等缺點(diǎn),本文在對(duì)互聯(lián)資源時(shí)序庫進(jìn)行統(tǒng)計(jì)分析的基礎(chǔ)上,對(duì)互連資源時(shí)序庫進(jìn)行了改進(jìn)和提尚。本文提出并實(shí)現(xiàn)了適用于FPGA的STA的軟件回歸測(cè)試平臺(tái)和軟硬件對(duì)比測(cè)試平臺(tái)。利用該回歸測(cè)試平臺(tái)比較方便的加入不同的測(cè)試?yán)?/p>
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- FPGA的靜態(tài)時(shí)序分析研究與實(shí)現(xiàn).pdf
- FPGA靜態(tài)時(shí)序分析的研究與實(shí)現(xiàn).pdf
- DDR SDRAM接口設(shè)計(jì)與靜態(tài)時(shí)序分析.pdf
- 基于靜態(tài)時(shí)序分析的芯片設(shè)計(jì)方法研究.pdf
- 基于FPGA芯片的功能仿真平臺(tái)構(gòu)建及靜態(tài)時(shí)序分析.pdf
- 數(shù)字集成電路靜態(tài)時(shí)序分析的研究與設(shè)計(jì).pdf
- 程序靜態(tài)分析研究.pdf
- 基于LUT的FPGA時(shí)序仿真的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 深亞微米下統(tǒng)計(jì)靜態(tài)時(shí)序分析算法研究.pdf
- 基于FPGA的雷達(dá)時(shí)序控制器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的隱寫分析研究.pdf
- 基于28NM工藝ASIC芯片的靜態(tài)時(shí)序分析與優(yōu)化.pdf
- 基于FPGA的QKD光源時(shí)序校準(zhǔn)系統(tǒng)研究與設(shè)計(jì).pdf
- 深亞微米ASIC靜態(tài)時(shí)序分析及實(shí)現(xiàn).pdf
- 中小尺寸LCD控制芯片低功耗可測(cè)性設(shè)計(jì)與靜態(tài)時(shí)序分析.pdf
- FPGA的時(shí)序邏輯設(shè)計(jì)及系統(tǒng)優(yōu)化.pdf
- 基于狀態(tài)空間模型的時(shí)序數(shù)據(jù)的處理與分析研究.pdf
- 時(shí)序驅(qū)動(dòng)的FPGA布局算法研究.pdf
- 基于fpga的時(shí)序邏輯電路設(shè)計(jì)
- 天線結(jié)構(gòu)的靜態(tài)和動(dòng)態(tài)特性分析研究.pdf
評(píng)論
0/150
提交評(píng)論