版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著集成電路制造工藝水平和計(jì)算機(jī)體系結(jié)構(gòu)水平的不斷進(jìn)步,處理器設(shè)計(jì)技術(shù)得到迅速發(fā)展,SoC的時(shí)代已經(jīng)來臨。乘法運(yùn)算作為處理器算術(shù)運(yùn)算中的一個(gè)基本操作,得到了廣泛應(yīng)用;乘法器具有面積大、延遲長、功耗高的特點(diǎn),特別是浮點(diǎn)乘法部件。如何從結(jié)構(gòu)設(shè)計(jì),門級(jí)電路設(shè)計(jì),以及物理設(shè)計(jì)等方面優(yōu)化乘法器的設(shè)計(jì)成為廣泛關(guān)注的問題。 本文結(jié)合龍芯l號(hào)處理器浮點(diǎn)乘法運(yùn)算部件的設(shè)計(jì)工作,綜合延遲、面積和功耗三個(gè)方面系統(tǒng)地研究了乘法部件的各個(gè)過程,從結(jié)構(gòu)設(shè)計(jì)
2、的角度提出優(yōu)化設(shè)計(jì)方法。以下是本文的主要貢獻(xiàn)與創(chuàng)新點(diǎn): 1.編碼是快速乘法運(yùn)算的基礎(chǔ);考慮到編碼結(jié)果對乘法電路翻轉(zhuǎn)概率的影響,本文提出了一種改進(jìn)低功耗Booth編碼方法,該方法相比傳統(tǒng)的Booth編碼方法,在適當(dāng)增加延遲和面積的條件下可以有效降低功耗。 2.乘法的兩個(gè)操作數(shù)是可交換的;選擇適合編碼的操作數(shù)來作為編碼對象將有利于乘法的進(jìn)行。本文提出了一種根據(jù)操作數(shù)的數(shù)位分布動(dòng)態(tài)調(diào)整編碼的方法,該方法通過分析兩個(gè)操作數(shù),從中
3、選擇更為適合編碼的操作數(shù)進(jìn)行編碼,通過動(dòng)態(tài)調(diào)整編碼對象,達(dá)到優(yōu)化功耗的目的。 3. 部分積累加的過程是乘法運(yùn)算中占用資源最多的一個(gè)部分。對于部分積消減機(jī)制的研究經(jīng)歷了由局部到全局的過程。本文提出了一種新的部分積消減樹生成算法。該算法與現(xiàn)有算法相比具有如下特點(diǎn):通過協(xié)調(diào)進(jìn)位與和之間的關(guān)系,達(dá)到全局的延遲最優(yōu);通過加入平衡路徑的考慮,減少了不必要的翻轉(zhuǎn)。 4. 基于上述研究結(jié)果,本文提出了一種符合IEEE-754浮點(diǎn)運(yùn)算
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- X-DSP乘法部件的設(shè)計(jì)與驗(yàn)證.pdf
- 40納米工藝乘法部件的物理設(shè)計(jì)與優(yōu)化.pdf
- 低壓低功耗CMOS模擬乘法器研究與設(shè)計(jì).pdf
- VLSI低功耗設(shè)計(jì)與研究.pdf
- 移動(dòng)終端低功耗設(shè)計(jì)與研究.pdf
- 低功耗隨機(jī)數(shù)后處理部件設(shè)計(jì).pdf
- 高速低功耗SAR ADC的研究與設(shè)計(jì).pdf
- 基于FPGA系統(tǒng)的低功耗研究與設(shè)計(jì).pdf
- 低功耗物理設(shè)計(jì).pdf
- CMOS電路低功耗設(shè)計(jì)與優(yōu)化研究.pdf
- 可重構(gòu)高速低功耗流水線乘法器設(shè)計(jì).pdf
- 低功耗設(shè)計(jì)方法
- 低功耗RFID系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- SOC的低功耗設(shè)計(jì)與DFT.pdf
- 高性能低功耗SARADC的研究與設(shè)計(jì).pdf
- 低功耗SAR結(jié)構(gòu)ADC的研究與設(shè)計(jì).pdf
- 手機(jī)基帶芯片的低功耗研究與設(shè)計(jì).pdf
- 浮點(diǎn)32位并行乘法器設(shè)計(jì)與研究.pdf
- 高性能浮點(diǎn)乘法單元的設(shè)計(jì).pdf
- 無線通訊模塊的低功耗設(shè)計(jì)與研究.pdf
評(píng)論
0/150
提交評(píng)論