版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、超精密運(yùn)動(dòng)控制是光刻機(jī)的核心技術(shù)之一,本文結(jié)合國(guó)家重大科技專(zhuān)項(xiàng)課題《雙工件臺(tái)運(yùn)動(dòng)控制系統(tǒng)硬件研發(fā)》的研究工作,對(duì)基于 VME總線的多處理器運(yùn)動(dòng)控制卡進(jìn)行了研制與實(shí)踐。
分析了雙工件臺(tái)超精密同步運(yùn)動(dòng)控制需求,研究了光刻運(yùn)動(dòng)過(guò)程中各子系統(tǒng)間的相互關(guān)系;對(duì)常用的計(jì)算機(jī)總線:ISA總線、PCI總線、VME總線等進(jìn)行了比較分析,對(duì)適用于工業(yè)控制的微處理器:單片機(jī)、ARM、DSP、FPGA等進(jìn)行了優(yōu)缺點(diǎn)對(duì)比,確立了以標(biāo)準(zhǔn) VME總線為基礎(chǔ)
2、、以 DSP+FPGA為控制核心的運(yùn)動(dòng)控制卡總體結(jié)構(gòu);針對(duì)運(yùn)動(dòng)控制卡具體功能需求對(duì)各個(gè)功能模塊進(jìn)行了簡(jiǎn)要的分析。
根據(jù)運(yùn)動(dòng)控制卡總體結(jié)構(gòu)進(jìn)行詳細(xì)的硬件設(shè)計(jì),包括:DSP外圍電路、FPGA外圍電路、VME總線接口電路、高速光纖電路、數(shù)字和模擬 IO電路、運(yùn)動(dòng)控制卡供電系統(tǒng)等。在硬件電路的基礎(chǔ)上設(shè)計(jì)了三層軟件結(jié)構(gòu),利用FPGA靈活可重新配置、集成度高等優(yōu)點(diǎn)實(shí)現(xiàn)硬件接口層軟件:VME從接口邏輯、自定義總線接口邏輯、高速光纖控制器和模
3、擬 IO控制器等。DSP通過(guò)外部存儲(chǔ)器接口 EMIF統(tǒng)一管理FPGA控制器,實(shí)現(xiàn)了DSP+FPGA核心處理器架構(gòu)。同時(shí),在 DSP中實(shí)現(xiàn) FLASH啟動(dòng)、應(yīng)用層代碼從上位機(jī)下載、DSP底層程序等底層軟件;最后通過(guò)搭建系統(tǒng)調(diào)試平臺(tái),對(duì)運(yùn)動(dòng)控制卡功能設(shè)計(jì)的完整性和穩(wěn)定性進(jìn)行了驗(yàn)證。
本文針對(duì)超精密雙工件運(yùn)動(dòng)平臺(tái),設(shè)計(jì)了基于多總線數(shù)據(jù)傳輸?shù)亩嗵幚砥鞑⑿刑幚磉\(yùn)動(dòng)控制卡,實(shí)現(xiàn)多軸納米級(jí)同步運(yùn)動(dòng)控制;根據(jù)運(yùn)動(dòng)控制系統(tǒng)總體架構(gòu)進(jìn)行了詳細(xì)的運(yùn)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于多處理器的織機(jī)控制模塊設(shè)計(jì).pdf
- 基于多處理器雙總線體系結(jié)構(gòu)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于多處理器的劍桿織機(jī)控制系統(tǒng).pdf
- 基于NiosⅡ的多處理器設(shè)計(jì)及應(yīng)用.pdf
- 基于VME總線運(yùn)動(dòng)控制卡及驅(qū)動(dòng)程序的設(shè)計(jì)和實(shí)現(xiàn).pdf
- 基于多處理器的通用視頻處理平臺(tái)設(shè)計(jì).pdf
- 基于多處理器實(shí)時(shí)調(diào)度算法的研究.pdf
- 單處理器及多處理器系統(tǒng)節(jié)能技術(shù)的研究.pdf
- 基于多處理器的實(shí)時(shí)調(diào)度算法研究.pdf
- 多處理器系統(tǒng)任務(wù)調(diào)度研究.pdf
- 基于FPGA的片上多處理器建模方法.pdf
- 基于SOPC的可穿戴機(jī)多處理器設(shè)計(jì).pdf
- 基于NiosⅡ多處理器的汽車(chē)防盜系統(tǒng)設(shè)計(jì).pdf
- 基于Xen的多處理器負(fù)載均衡調(diào)度算法.pdf
- 多處理器EPDF Pfair算法的研究.pdf
- 基于多處理器的劍桿織機(jī)控制系統(tǒng)研究.pdf
- 基于多處理器結(jié)構(gòu)的LonWorks網(wǎng)絡(luò)控制節(jié)點(diǎn)的設(shè)計(jì)和研究.pdf
- 基于多處理器的氣象信息采集器的設(shè)計(jì).pdf
- 多處理器系統(tǒng)中的線程調(diào)度研究.pdf
- 基于FPGA的多處理器系統(tǒng)通訊接口設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論