2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩74頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、電源管理芯片廣泛應用于電子產(chǎn)品中,傳統(tǒng)的電源管理IC主要采用模擬的控制方式來實現(xiàn),但是模擬電源易老化,可移植性差,不易集成等缺點使得模擬電源在高端市場的應用受到了制約。數(shù)字電源以其高集成度,可移植性強和高精度等優(yōu)點在更低的輸出電壓,更寬范圍的負載以及各種電源同步管理等高端市場逐漸嶄露頭角。本文的研究就是針對數(shù)字電源來展開,眾所周知,數(shù)字比例-積分-差分器(Digital Proportion Integral Differential,

2、DPID)和數(shù)字脈寬調(diào)制器(Digital Pulse Width Modulator)是數(shù)字電源中兩個最關(guān)鍵的模塊,DPID用于對系統(tǒng)進行補償,從而保證系統(tǒng)穩(wěn)定,DPWM用于將表示占空比信息的DPID碼轉(zhuǎn)換成周期一定的方波信號。所以,有效的補償網(wǎng)絡和高精度、高線性度的DPWM對數(shù)字電源系統(tǒng)的穩(wěn)定來說至關(guān)重要。
  本文創(chuàng)新的地方在于優(yōu)化了DPID的Verilog代碼,消除了傳統(tǒng)DPID模塊產(chǎn)生的毛刺,并且完成了從前端到后端的設計

3、;另外,本文還提出了一種基于混合型數(shù)字脈寬調(diào)制器(HDPWM)的帶延遲線二分法校準機制的新電路,該電路引入的二分算法對HDPWM中延遲線部分進行校準,保證延遲線中每相鄰兩個延遲單元的延遲信息相同,從而保證高精度的前提下能有效地提高DPWM的線性度。文中首先詳細介紹了數(shù)字DC-DC變換器的設計方法學、基本原理以及離散域模型,然后介紹了 DPID模塊和 DPWM模塊從前端到后端的設計,最后仿真驗證了DPWM的功能和數(shù)字電源的功能。對DPID

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論