版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著數(shù)字電子技術(shù)和集成電路設(shè)計(jì)制造技術(shù)的飛速發(fā)展,數(shù)字信號(hào)處理已廣泛應(yīng)用于雷達(dá)、通信、圖像處理和多媒體等領(lǐng)域中。離散傅立葉變換(DFT)作為數(shù)字信號(hào)處理中的基本運(yùn)算,發(fā)揮著重要作用。特別是快速傅立葉變換(FFT)算法的提出,使離散傅立葉變換的運(yùn)算量減小了幾個(gè)數(shù)量級(jí),使得數(shù)字信號(hào)處理的實(shí)現(xiàn)和應(yīng)用變得更加容易??焖俑道锶~變換(FFT)及其實(shí)現(xiàn)已成為現(xiàn)代數(shù)字信號(hào)處理的核心技術(shù)之一,因此對(duì)FFT算法及其實(shí)現(xiàn)方法的研究具有很強(qiáng)的理論和現(xiàn)實(shí)意義。<
2、br> 本文的目的就是研究如何應(yīng)用FPGA實(shí)現(xiàn)FFT算法,設(shè)計(jì)采用基4算法設(shè)計(jì)了一個(gè)具有實(shí)用價(jià)值的FFT實(shí)時(shí)硬件處理器。文中使用了改進(jìn)的CORDIC流水線結(jié)構(gòu)設(shè)計(jì)了FFT的蝶型運(yùn)算單元,將硬件不易于實(shí)現(xiàn)、運(yùn)算緩慢的乘法單元轉(zhuǎn)換成硬件易于實(shí)現(xiàn)、運(yùn)算快捷的加法單元。并根據(jù)基4算法的尋址特點(diǎn)設(shè)計(jì)了簡(jiǎn)單快速的地址發(fā)生器。整體采用水線的工作方式,并將雙端口RAM、只讀ROM全部?jī)?nèi)置在FPGA芯片部,使整個(gè)系統(tǒng)的數(shù)據(jù)交換和處理速度得以提高。整
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 可變點(diǎn)流水線結(jié)構(gòu)FFT處理器的設(shè)計(jì)及其FPGA實(shí)現(xiàn).pdf
- 基于FPGA的1024點(diǎn)流水線結(jié)構(gòu)FFT算法的研究與實(shí)現(xiàn).pdf
- 基于FPGA的遺傳算法流水線實(shí)現(xiàn).pdf
- 基于FPGA的1024點(diǎn)流水線工作方式的FFT實(shí)現(xiàn).pdf
- 基于FPGA的FFT處理器的實(shí)現(xiàn).pdf
- 基于FPGA流水線CPU的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于CORDIC的FFT處理器設(shè)計(jì)及驗(yàn)證.pdf
- 基于IP包處理的多線程流水線處理器ASIC設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的通用FFT處理器的研究與實(shí)現(xiàn).pdf
- 基于FPGA的FFT信號(hào)處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的可變點(diǎn)FFT處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的FFT信號(hào)處理器的硬件實(shí)現(xiàn).pdf
- 基于FPGA的FFT處理器的設(shè)計(jì).pdf
- 基于FPGA的FFT數(shù)字處理器的硬件實(shí)現(xiàn).pdf
- 高性能FFT處理器的研究與FPGA實(shí)現(xiàn).pdf
- FFT處理器的FPGA設(shè)計(jì).pdf
- 基于FPGA的FFT處理器研究與設(shè)計(jì).pdf
- 基于FPGA實(shí)現(xiàn)可擴(kuò)展高速FFT處理器的研究.pdf
- 基于FPGA的FFT數(shù)字處理器的硬件實(shí)現(xiàn) (1).pdf
- 粗粒度可重構(gòu)流水線協(xié)處理器功耗估計(jì)方法研究與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論