版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著科學(xué)技術(shù)的發(fā)展,特別是數(shù)字信號處理、通信系統(tǒng)的高速發(fā)展,對作為模擬信號與數(shù)字信號轉(zhuǎn)換接口的模數(shù)轉(zhuǎn)換器也提出了越來越高的要求,主要是高速度、高精度及低功耗的模數(shù)轉(zhuǎn)換器的設(shè)計。
由于在各類模數(shù)轉(zhuǎn)換器結(jié)構(gòu)中流水線模數(shù)轉(zhuǎn)換器能夠?qū)崿F(xiàn)高速與高精度間最好的折中,因此,本論文將詳細分析流水線模數(shù)轉(zhuǎn)換器中各類誤差和噪聲,建立其詳細的功耗及噪聲模型,采用級精度分布理論和電容縮放技術(shù),最終得到基于工藝條件的功耗最優(yōu)化架構(gòu)及各級流水級設(shè)計指標(biāo)。
2、同時,提出針對流水線模數(shù)轉(zhuǎn)換器流水級電容失配及運放失調(diào)引起的不連續(xù)誤差和增益誤差的數(shù)字校準(zhǔn)算法。本論文利用數(shù)學(xué)運算軟件Matlab及其組件Simulink設(shè)計了一款14比特10MHz采樣率流水線模數(shù)轉(zhuǎn)換器,搭建其功耗優(yōu)化模型確定其整體系統(tǒng)架構(gòu)為12級1.5比特流水級和1級2比特流水級結(jié)構(gòu),同時,針對第一級1.5比特流水線采用本論文所提出的數(shù)字校準(zhǔn)算法,在一定引入電容失配誤差和運放失調(diào)誤差的情況下,通過行為級建模仿真驗證了提出的數(shù)字校準(zhǔn)算
3、法的有效性和可行性。
根據(jù)所確定的功耗最優(yōu)化系統(tǒng)架構(gòu)、各級流水級設(shè)計指標(biāo)、數(shù)字校準(zhǔn)方案,基于CSMC0.5μ m單層多晶、三層金屬CMOS工藝實現(xiàn)了一款14比特分辨率、10MHz采樣速率的流水線模數(shù)轉(zhuǎn)換器,芯片核心部分面積2.26×3.05mm2,模擬5V電壓、數(shù)字3.3V電壓供電情況下整體功耗為308.96mW。測試結(jié)果表明:靜態(tài)參數(shù)微分非線性(Differential Nonlinearity, DNL)、積分非線性(In
4、tegral Nonlinearity, INL)分別由校準(zhǔn)前+2.39/-1.93LSB、+8.58/-3.57LSB提高為校準(zhǔn)后+0.81/-0.91LSB、+1.47/-1.99LSB,動態(tài)參數(shù)無雜散動態(tài)范圍(Spurious Free Dynamic Range, SFDR)、信噪比(Signal to Noise and Distortion Ratio, SNDR)、有效比特數(shù)(Effective Number of Bit
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于功耗和線性度優(yōu)化的Pipeline ADC系統(tǒng)建模.pdf
- 新型Pipeline ADC系統(tǒng)建模與優(yōu)化方法.pdf
- 基于SoC低功耗Pipeline ADC的設(shè)計.pdf
- 基于均衡化算法的12bit高速低功耗Pipeline ADC研究.pdf
- 時分交替ADC系統(tǒng)數(shù)字校準(zhǔn)算法與FPGA實現(xiàn).pdf
- 基于BLMS數(shù)字校準(zhǔn)技術(shù)的低功耗流水線ADC設(shè)計.pdf
- 分時交替ADC時鐘失配數(shù)字校準(zhǔn)算法研究及系統(tǒng)實現(xiàn).pdf
- 數(shù)字化藥房分揀系統(tǒng)建模及仿真.pdf
- 時間交織ADC全數(shù)字校準(zhǔn)算法的研究與設(shè)計.pdf
- 流水線ADC的BLMS數(shù)字校準(zhǔn)算法研究及實現(xiàn).pdf
- 基于PC的雷達系統(tǒng)建模與仿真.pdf
- 時間交織ADC后臺數(shù)字校準(zhǔn)算法的研究.pdf
- EHB系統(tǒng)建模仿真與多目標(biāo)優(yōu)化.pdf
- 基于MAS的VMI系統(tǒng)建模與仿真.pdf
- MSF系統(tǒng)建模與仿真.pdf
- 系統(tǒng)建模與仿真報告
- 通信系統(tǒng)建模與仿真
- 復(fù)雜系統(tǒng)建模與仿真
- 基于Modelica的操舵液壓系統(tǒng)建模與仿真.pdf
- 基于功耗和噪聲優(yōu)化的12位流水線ADC系統(tǒng)級設(shè)計及建模.pdf
評論
0/150
提交評論