版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、GB18240.7國標(biāo)樣機(jī)系統(tǒng)的研發(fā)項目,主要是針對大中型商業(yè)企業(yè)進(jìn)行稅控改造。采用以票控稅的方式,完善現(xiàn)有的稅控方案,減少稅收流失。在此項目中,稅控IC卡起著非常重要的作用。稅控IC卡分為稅控卡、用戶卡和稅務(wù)管理卡。稅控收款機(jī)通過稅控卡生成稅控數(shù)據(jù),稅控數(shù)據(jù)分別可靠存儲在稅控卡和稅控存儲器中。采用用戶卡或其它媒體將稅控數(shù)據(jù)安全傳遞到稅務(wù)機(jī)關(guān)的稅控收款機(jī)管理系統(tǒng)中。 然而在目前的稅控管理系統(tǒng)中,稅控IC卡是采用稅控專用命令的智能
2、IC卡。其數(shù)據(jù)傳輸速率低和存儲能力小,已成為整個稅控管理系統(tǒng)信息交換的瓶頸。針對以上稅控IC卡的不足,本文提出了基于FPGA技術(shù)的高速大容量稅控智能盤的解決方案。 本文以Altera公司的FPGA技術(shù)為基礎(chǔ),研究并設(shè)計了稅控智能盤的體系結(jié)構(gòu)。稅控智能盤的硬件系統(tǒng)主要由NIOSIICPU、SRAM存儲器、USB接口、flash存儲器和加密算法協(xié)處理器等幾個部分構(gòu)成。其中USB接口保證了數(shù)據(jù)傳輸?shù)母咝裕琭lash存儲器提供了大容量
3、的存儲能力,加密算法協(xié)處理器負(fù)責(zé)數(shù)據(jù)的加密和解密工作;軟件系統(tǒng)主要由稅控指令傳送管理、文件管理、應(yīng)用管理和安全控制等4個子系統(tǒng)組成,應(yīng)用管理子系統(tǒng)控制其他三個子系統(tǒng)完成各種稅控應(yīng)用,提供各種稅控功能。 稅控智能盤相對于原有稅控IC卡加讀卡器的解決方案,不僅數(shù)據(jù)傳輸速度大大提高,數(shù)據(jù)存儲能力大大增強(qiáng)。并且其生產(chǎn)成本進(jìn)一步降低,更為稅控系統(tǒng)的優(yōu)化提供了支持。本課題的研究是對GB18240.7國標(biāo)樣機(jī)系統(tǒng)的研發(fā)項目的改進(jìn)和補(bǔ)充,對國家
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的高速大容量存儲系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于智能卡安全的稅控盤的研究與實現(xiàn).pdf
- 基于FPGA并行架構(gòu)的高速大容量數(shù)據(jù)記錄儀.pdf
- 基于FPGA的大容量ATM交換模塊的設(shè)計與實現(xiàn).pdf
- 基于ARM和FPGA的高速大容量存儲燈光控制器的研究與實現(xiàn).pdf
- 基于智能卡的稅控系統(tǒng)及USB稅控器的設(shè)計.pdf
- 基于SOPC的無線網(wǎng)絡(luò)稅控器架構(gòu)的研究與原型設(shè)計.pdf
- 基于FPGA的智能閃存固態(tài)盤研究.pdf
- 基于FPGA快速原型平臺的設(shè)計與實現(xiàn).pdf
- 基于FPGA的大容量ATM交換機(jī)接口模塊的設(shè)計與實現(xiàn).pdf
- 高速大容量存儲系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于DDR的大容量高速存儲裝置研究.pdf
- 基于EAI的稅庫系統(tǒng)原型的設(shè)計與實現(xiàn).pdf
- 基于FPGA的線陣相機(jī)圖像采集與大容量處理系統(tǒng)的設(shè)計與研究.pdf
- 高速實時大容量數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于FPGA的SoC原型驗證平臺設(shè)計與實現(xiàn).pdf
- 高速大容量數(shù)據(jù)采集器的設(shè)計.pdf
- 大容量高速數(shù)據(jù)記錄器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的YAK SOC原型驗證平臺設(shè)計與實現(xiàn).pdf
- 基于FPGA的智能串口設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論