2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩81頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、在信息爆炸時代,如何實現(xiàn)數(shù)據(jù)高速大容量存儲逐漸成為一個亟待解決的問題。通過對DDR存儲器研究并借鑒SATA替代ATA這種并行通信改進為串行通信的方法,本研究提出SDDR存儲器的方案設計,然后基于SDDR存儲器將系統(tǒng)進一步擴展為SDDR存儲陣列。采用文件系統(tǒng)方式對存儲陣列的數(shù)據(jù)管理,在擴大容量的同時實現(xiàn)數(shù)據(jù)在傳輸速度和存取效率上的雙提高。
  針對設計方案,本研究實現(xiàn)了硬件電路板的設計并通過代碼調試驗證。
  具體如下:

2、>  1.定義SDDR存儲系統(tǒng)數(shù)據(jù)傳輸?shù)膸袷?。闡述SDDR存儲器的設計方案。用VHDL語言描述主機接口、主機端和存儲器的統(tǒng)一節(jié)點接口、只寫總線和轉換單元等模塊的設計。通過程序調試仿真以及對系統(tǒng)進行了性能分析。
  2.介紹SDDR存儲陣列的構建過程。在SDDR存儲器的基礎上,通過改進主機接口和拆分整合主機數(shù)據(jù)等來完善SDDR存儲陣列的功能,用VHDL語言描述模塊設計并通過調試仿真并對系統(tǒng)進行了性能分析。
  3.硬件電路設

3、計焊接調試和對系統(tǒng)板級驗證。根據(jù)系統(tǒng)實現(xiàn)的功能,得出整個硬件平臺的設計方案,并介紹了選取合適芯片的方法,然后根據(jù)FPGA芯片的外圍接口特點設計DDR存儲器模塊、電源模塊、以太網(wǎng)模塊和串口模塊等電路原理圖。對PCB布局布線,系統(tǒng)采用12層的PCB結構。對焊接調試過程出現(xiàn)的問題以及應對修改方法等注意事項,也作了較詳細的介紹。通過整個硬件電路調試驗證了SDDR存儲陣列設計的正確性。
  4.文件系統(tǒng)訪問SDDR存儲陣列方案設計。對SDD

4、R存儲陣列內存進行管理,介紹存儲陣列的文件系統(tǒng)結構,講述文件格式化、存儲和讀取的設計過程。
  SDDR存儲陣列是一種新型存儲系統(tǒng),利用統(tǒng)一節(jié)點接口和只寫總線搭建架構,并且在FPGA上建立合理的文件系統(tǒng)管理存取數(shù)據(jù)。系統(tǒng)通過提高只寫總線的傳輸速度、在只寫總線上掛載多個存儲器和構成陣列形式實現(xiàn)數(shù)據(jù)存取速率的提高和存儲容量的擴大。目前,SDDR存儲陣列的方案在自己設計的電路板上已得到驗證,串行時鐘達到450MHz,內存空間為8路DDR

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論