版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、一、邏輯門,數(shù)電,一、邏輯門電路的分類,按功能特點(diǎn)不同分,,按邏輯功能不同分,,按電路結(jié)構(gòu)不同分,,輸入端和輸出端都用三極管的邏輯門電路。,用互補(bǔ)對(duì)稱 MOS 管構(gòu)成的邏輯門電路。,二、高電平和低電平的含義,高電平和低電平為某規(guī)定范圍的電位值,而非一固定值。,高電平信號(hào)是多大的信號(hào)?低電平信號(hào)又是多大的信號(hào)?,正邏輯:一般高電平為3.5~5V,低電平為0~0.3V負(fù)邏輯:一般高電平為0~0.3V,低電平為3.5~5V,一、與門電路,Y
2、=AB,表達(dá)式:,真值表:,與門:只有當(dāng)輸入全為‘1’時(shí), 輸出才為‘1’,否則為‘0’,二、或門,Y=A+B,真值表:,真值表:,三、非門,或門:只要一個(gè)輸入為1,輸出為1,全0輸出為0,非門:輸入和輸出相反,異或門:輸入相異,輸出為1,同或門:輸入相同,輸出為1,異或邏輯,同或邏輯,⊙,,,,“與非” 門電路,有“0”出“1”,全“1”出“0”,,“或非” 門電路,有“1”出“0”,全“0”出“1”
3、,(一)OC門 (Open collector gate)介紹:集電極開路的門電路,OC作用 1、自己加上拉電阻和電源,可增加驅(qū)動(dòng)能力 (但注意灌電流,即流入芯片所能承受的最大電流),2、實(shí)現(xiàn)“線與邏輯”。,OD門 為漏極開路的門電路,功能和OC門差不多,(二)三態(tài)輸出門,介紹:具有三種狀態(tài)的門電路,分別為高電平,低電平 高阻態(tài)。,當(dāng) EN = 0 時(shí),
4、Y = A,三態(tài)門處于工作狀態(tài);,當(dāng) EN = 1 時(shí),三態(tài)門輸出呈現(xiàn)高阻態(tài),又稱禁止態(tài)。,,,,,,,高阻態(tài):就好像輸入引腳懸空,對(duì)后級(jí)無影響,它的狀態(tài)由后級(jí)電路的狀態(tài)決定。,由一對(duì)參數(shù)對(duì)稱一致的增強(qiáng)型 NMOS 管和 PMOS 管并聯(lián)構(gòu)成。,(三)CMOS 傳輸門,工作原理,MOS 管的漏極和源極結(jié)構(gòu)對(duì)稱,可互換使用,因此 CMOS 傳輸門的輸出端和輸入端也可互換。,,當(dāng) C = 0V,uI = 0 ~ VDD 時(shí),VN、
5、VP 均截止,輸出與輸入之間呈現(xiàn)高電阻,相當(dāng)于開關(guān)斷開。,uI 不能傳輸?shù)捷敵龆?,稱傳輸門關(guān)閉。,當(dāng) C = VDD,uI = 0 ~ VDD 時(shí),VN、VP 中至少有一管導(dǎo)通,輸出與輸入之間呈現(xiàn)低電阻,相當(dāng)于開關(guān)閉合。,uO = uI,稱傳輸門開通。,CMOS 門電路比之 TTL 的主要特點(diǎn),1、功耗極低,2、抗干擾能力強(qiáng),3、電源電壓范圍寬,4、輸出信號(hào)擺幅大(UOH ? VDD,UOL ? 0 V)
6、 (對(duì)于TTL門低電平大約為0.3V),5、輸入阻抗高,6、扇出系數(shù)大(帶負(fù)載能力強(qiáng)),7、對(duì)于一般情況下,TTL門比COMS門電平翻轉(zhuǎn)快一些,閑置輸入端的處理,TTL 電路輸入端懸空時(shí)相當(dāng)于輸入高電平,CMOS 電路多余輸入端不允許懸空。,CMOS電路多余輸入端與有用輸入端的并接僅適用于工作頻率很低的場(chǎng)合。,或門和或非門,與門和與非門,多余輸入端接地或與有用輸入端并接,多余輸入端接正電源或與有用輸入端并接,二、集成邏輯門電路的選
7、用,1、工作頻率要求(高低電平翻轉(zhuǎn)所需時(shí)間),2、輸入電源電壓要求,3、功耗問題,4、電平翻轉(zhuǎn)對(duì)輸入電壓的要求,5、注意灌電流和拉電流,數(shù)電,二、組合邏輯電路,什么組合邏輯電路?,它就是有一些邏輯門電路搭建,為實(shí)現(xiàn)某種功能而組合的電路。,,特點(diǎn): 在任意時(shí)刻的輸出僅僅取決于該時(shí)刻的輸入,與電路原來的狀態(tài)無關(guān)。,,分析下面邏輯電路圖實(shí)現(xiàn)的功能,一、根據(jù)電路圖分析邏輯功能,根據(jù)圖分析組合邏輯的方法:,第一步:組合邏輯電路圖,第二
8、步:邏輯表達(dá)式,第三步:最簡(jiǎn)表達(dá)式,第四步:真值表,第五步:確切電路功能,注意:我們可以用multisim中的邏輯轉(zhuǎn)換儀幫我們 實(shí)現(xiàn)上述步驟,方便、簡(jiǎn)潔。,二、根據(jù)題目要求設(shè)計(jì)邏輯電路,[例] 有一個(gè)火災(zāi)報(bào)警系統(tǒng),設(shè)有煙感、溫感和紫外光感三種不同類型的火災(zāi)探測(cè)器。為了防止誤報(bào)警,只有當(dāng)其中兩種或三種探測(cè)器發(fā)出探測(cè)信號(hào)時(shí),報(bào)警系統(tǒng)才產(chǎn)生報(bào)警信號(hào),試用與非門設(shè)計(jì)產(chǎn)生報(bào)警信號(hào)的電路。,設(shè)計(jì)方法:,第一步:?jiǎn)栴}的提出,
9、第三步:邏輯表達(dá)式,第四步:最簡(jiǎn)表達(dá)式,第二步:真值表,第五步:邏輯電路,題目分析:,1、探測(cè)器發(fā)出報(bào)警信號(hào)就兩種可能 A、有火災(zāi),高電平(邏輯1) B、無火災(zāi),低電平(邏輯0),2、假定煙感、溫感、紫外光感分別為 輸入信號(hào)A、B、C,三信號(hào),當(dāng) 有兩個(gè)以上信號(hào)成立時(shí),則有火災(zāi)。,設(shè)計(jì)一個(gè)4人表決電路。如果3人或3人以上同意,則通過;反之,則被否決。用與非門實(shí)現(xiàn)。
10、,思考題:,數(shù)電,三、編碼器和譯碼器,譯碼器和編碼器,(特定含義:規(guī)則、順序),二進(jìn)制代碼,某種代碼,,譯 碼,,編 碼,譯碼器,,編碼器,,一、編碼器的類型,二、二進(jìn)制編碼器,,用 n 位二進(jìn)制數(shù)碼對(duì) 2n 個(gè)輸入信號(hào)進(jìn)行編碼的電路,I0,三、二-十進(jìn)制編碼器,將 0 ~ 9 十個(gè)十進(jìn)制數(shù)轉(zhuǎn)換為二進(jìn)制代碼的電路。又稱十進(jìn)制編碼器。,I0,為何要使用優(yōu)先編碼器?,四、優(yōu)先編碼器 (即 Priority Encoder),允許同時(shí)輸入數(shù)個(gè)
11、編碼信號(hào),并只對(duì)其中優(yōu)先權(quán)最高的信號(hào)進(jìn)行編碼輸出的電路。,普通編碼器在任何時(shí)刻只允許一個(gè)輸入端請(qǐng)求編碼,否則輸出發(fā)生混亂。,二 - 十進(jìn)制優(yōu)先編碼器 CT74LS147,優(yōu)先編碼器測(cè)試,型號(hào):74LS148D,特點(diǎn):,8端輸入3端輸出,是8線—3線優(yōu)先編碼器,7端優(yōu)先級(jí)最高,0端優(yōu)先級(jí)最低,真值表:,EI 選通輸入端(低電平有效),GS 寬展端,EO 選通輸出端,一、譯碼的概念與類型,譯碼是編碼的逆過程。,二、二進(jìn)制譯碼器,將輸入二進(jìn)
12、制代碼譯成相應(yīng)輸出信號(hào)的電路。,譯碼輸出高電平有效,譯碼輸出低電平有效,( 一 ) 3 線 - 8 線譯碼器 CT74LS138 簡(jiǎn)介,(一) 3 線 - 8 線譯碼器 CT74LS138,將 BCD 碼的十組代碼譯成 0 ~ 9 十個(gè)對(duì)應(yīng)輸出信號(hào)的電路,又稱 4 線 – 10 線譯碼器。,三、二-十進(jìn)制譯碼器,四、數(shù)碼顯示譯碼器,(一) 數(shù)碼顯示譯碼器的結(jié)構(gòu)和功能示意,3. 七段顯示譯碼器,LE為鎖存控制端,高電平鎖存,低電平傳
13、輸數(shù)據(jù),LT為燈測(cè)試端,高電平顯示正常,低電平各段都亮,BI為消隱功能端,低電平各段都不亮,為消隱狀態(tài),數(shù)電,三、觸發(fā)器,(4-36),概 述,數(shù)字電路:分組合邏輯電路和時(shí)序邏輯電路兩大類。組合邏輯電路的基本單元是門電路。時(shí)序邏輯電路的基本單元是觸發(fā)器。,一、觸發(fā)器與門電路的區(qū)別 門電路某一時(shí)刻的輸出信號(hào)完全取決于該時(shí)刻的輸入信號(hào),無記憶功能。 觸發(fā)器具有記憶功能,能夠在無信號(hào)的情況下,保持上一次的信號(hào)。
14、 二、觸發(fā)器的現(xiàn)態(tài)和次態(tài) 現(xiàn)態(tài)Qn——觸發(fā)器接收輸入信號(hào)之前的狀態(tài) 次態(tài)Qn+1——觸發(fā)器接收輸入信號(hào)之后的狀態(tài),(4-37),從電路結(jié)構(gòu)不同分1、基本觸發(fā)器2、同步觸發(fā)器3、邊沿觸發(fā)器,從邏輯功能不同分1、RS觸發(fā)器2、JK觸發(fā)器3、D觸發(fā)器4、T觸發(fā)器5、T’觸發(fā)器,三、觸發(fā)器的分類,觸發(fā)器,基本觸發(fā)器,同步觸發(fā)器,邊沿觸發(fā)器,輸入信號(hào)直接加到輸入端,是觸發(fā)器的基本電路結(jié)構(gòu),是構(gòu)成其
15、他類型觸發(fā)器的基礎(chǔ)。,輸入信號(hào)經(jīng)過控制門輸入,控制門受時(shí)鐘信號(hào)CP控制。,只在時(shí)鐘信號(hào)CP的上升沿或下降沿時(shí)刻,輸入信號(hào)才能被接收。,,1、基本RS觸發(fā)器,,2、S、R端不能同時(shí)為0,當(dāng)S和R都為1時(shí) ,輸出保持為上一狀態(tài),1、S 為置位端,低電平有效,輸出為1 R為復(fù)位端,低電平有效,輸出為0,RS觸發(fā)器特點(diǎn):,特性方程:,芯片型號(hào):CC4044,基本電路測(cè)試,2、時(shí)鐘控制R-S觸發(fā)器,,特點(diǎn):1、具有時(shí)鐘輸入引腳CP
16、 2、輸出信號(hào)不僅和輸入信號(hào)有 關(guān)還和時(shí)鐘信號(hào)相關(guān),1、當(dāng)CP=1時(shí), S 為置位端,高電平有效,輸出為1 R為復(fù)位端,高電平有效,輸出為0,2、S、R端不能同時(shí)為1,當(dāng)S和R都為0 或CP=1時(shí),輸出保持為上一狀態(tài),特性方程:,一、邊沿觸發(fā)器邏輯功能分類 1、JK觸發(fā)器 凡具有保持、置1、置0、翻轉(zhuǎn)功能的電路都稱為JK型時(shí)鐘觸發(fā)器,簡(jiǎn)稱JK觸發(fā)器。,CP下降
17、沿(或上升沿)有效,特性方程,芯片型號(hào):74LS112D,74LS112DJK觸發(fā)器測(cè)試電路,(4-43),⑶ 邏輯符號(hào),⑴ 特性表,⑵ 特性方程,凡具有保持、翻轉(zhuǎn)功能的電路,即當(dāng)T=0是保持狀態(tài)不變,T=1時(shí)翻轉(zhuǎn)的電路,都稱為T觸發(fā)器。,3、T型觸發(fā)器,CP下降沿(或上升沿)有效,(4-44),T觸發(fā)器特性方程:,與JK觸發(fā)器的特性方程比較,得:,JK觸發(fā)器→T觸發(fā)器,JK觸發(fā)器變T觸發(fā)器測(cè)試電路,特性表,,CP下降沿(或上升沿)時(shí)刻
18、有效,特性方程,2、D型觸發(fā)器 凡具有置1、置0功能的電路都稱為D型時(shí)鐘觸發(fā)器,簡(jiǎn)稱D型觸發(fā)器或D觸發(fā)器。,芯片型號(hào):74LS74D,JK觸發(fā)器→D觸發(fā)器,D觸發(fā)器的特性方程,JK觸發(fā)器的特性方程,(4-48),D觸發(fā)器→T 觸發(fā)器,邏輯功能:每來一次時(shí)鐘脈沖,信號(hào)就翻轉(zhuǎn)一次,D觸發(fā)器到T’觸發(fā)器,計(jì)數(shù)器,,,,,,,定義,原理,應(yīng)用,用以統(tǒng)計(jì)輸入計(jì)數(shù)脈沖(CP)個(gè)數(shù)的電路,計(jì)數(shù)器內(nèi)部由觸發(fā)器構(gòu)成,觸發(fā)器具有記憶功能,1個(gè)觸發(fā)器
19、單元能存儲(chǔ)1位二進(jìn)制數(shù),計(jì)數(shù)、定時(shí)和分頻,,,分類,CP脈沖引入的方式:同步、異步計(jì)數(shù)器計(jì)數(shù)值的增減趨勢(shì):加法、減法、循環(huán)計(jì)數(shù)器計(jì)數(shù)容量: 二進(jìn)制、十進(jìn)制、 任意進(jìn)制計(jì)數(shù)器,相關(guān)概念,同步計(jì)數(shù)器和異步計(jì)數(shù)器的區(qū)別,異步計(jì)數(shù)器,同步計(jì)數(shù)器,區(qū)別:,1、同步計(jì)數(shù)器的外部時(shí)鐘端都連在一起,而異步計(jì)數(shù)器沒有。,2、同步計(jì)數(shù)器在外部信號(hào)到來時(shí)觸
20、發(fā)器同時(shí)翻轉(zhuǎn),而異步計(jì)數(shù)器的觸發(fā)器為串行連接。工作頻率較低,3、異步計(jì)數(shù)器輸出狀態(tài)的建立,要比CP慢一個(gè)傳輸時(shí)間,容易存在競(jìng)爭(zhēng)冒險(xiǎn),同步二進(jìn)制計(jì)數(shù)器——74LS161集成計(jì)數(shù)器,,(2)74LS161功能表,,,,分析:,1、當(dāng) 為0時(shí),輸出全0,2、當(dāng) 為1, 為0時(shí), 輸入和輸出相同,3、 = =ET=EP=1時(shí),為計(jì)數(shù)功能,(1)各引腳功能符號(hào)的意義:,D0~D3:并行數(shù)據(jù)預(yù)置輸
21、入端,Q0~Q3:數(shù)據(jù)輸出端,ET、EP:計(jì)數(shù)控制端,CP:時(shí)鐘脈沖輸入端(↑),C:進(jìn)位端(進(jìn)位輸出高電平),異步清除控制端(低電平有效),置數(shù)控制端(低電平有效),74LS161電路測(cè)試,4. 十進(jìn)制計(jì)數(shù)器,同步十進(jìn)制計(jì)數(shù)器——74LS192集成計(jì)數(shù)器,▲ 邏輯符號(hào),,,,,▲ 74LS192功能表,各引腳功能符號(hào)的意義:D0~D3:并行數(shù)據(jù)輸入端 Q0~Q3:數(shù)據(jù)輸出端CU:加法計(jì)數(shù)脈沖輸入端 CD:減法
22、計(jì)數(shù)脈沖輸入端RD :異步置 0 端(高電平有效) :置數(shù)控制端(低電平有效),:加法計(jì)數(shù)時(shí),進(jìn)位輸出端(低電平有效),:減法計(jì)數(shù)時(shí),借位輸出端(低電平有效),應(yīng)用電路設(shè)計(jì),▲ 利用74LS192實(shí)現(xiàn)100進(jìn)制計(jì)數(shù)器,將多個(gè)74LS192級(jí)聯(lián)可以構(gòu)成高位計(jì)數(shù)器。例如:用兩個(gè)74LS192可以組成100進(jìn)制計(jì)數(shù)器。,,,,,,,,,,,,,,,應(yīng)用電路設(shè)計(jì),(1)直接選用已有的計(jì)數(shù)器。 例如,欲構(gòu)成十進(jìn)制
23、計(jì)數(shù)器,可直接選用十進(jìn)制異步計(jì)數(shù)器74LS192。,(2)用兩個(gè)計(jì)數(shù)器串接 可以構(gòu)成模為兩者之積的計(jì)數(shù)器。例如,用模6和模10計(jì)數(shù)器串接起來,可以構(gòu)成模60計(jì)數(shù)器。,(3)利用反饋法改變?cè)杏?jì)數(shù)長(zhǎng)度 這種方法是,當(dāng)計(jì)數(shù)器計(jì)數(shù)到某一數(shù)值時(shí),由電路產(chǎn)生的置位脈沖或復(fù)位脈沖,加到計(jì)數(shù)器預(yù)置數(shù)控制端或各個(gè)觸發(fā)器清零端,使計(jì)數(shù)器恢復(fù)到起始狀態(tài),從而達(dá)到改變計(jì)數(shù)器模的目的。,任意進(jìn)制計(jì)數(shù)器的方法,通常有三種:,74LS
24、160 集成計(jì)數(shù)器(十進(jìn)制同步計(jì)數(shù)器),▲ 邏輯符號(hào),74LS160的功能表,,,,,▲ 引腳功能說明,D0~D3:并行數(shù)據(jù)輸入端 Q0~Q3:數(shù)據(jù)輸出端EP、ET:計(jì)數(shù)控制端 C:進(jìn)位輸出端CP:時(shí)鐘輸入端 :異步清除輸入端 :同步并行置入控制端,74LS160 反饋法構(gòu)成6進(jìn)制計(jì)數(shù)器進(jìn)行舉例,例1:反饋置0法,由此可見,N進(jìn)制計(jì)數(shù)器可以利用在(N-1)時(shí)將
25、 變?yōu)?0 的方法構(gòu)成,這種方法稱為反饋置0法。,例2:直接清0法,當(dāng)計(jì)數(shù)器計(jì)到6 時(shí)(狀態(tài)6出現(xiàn)時(shí)間極短),Q2和Q1均為1,使 為0,計(jì)數(shù)器立即被強(qiáng)迫回到0狀態(tài),開始新的循環(huán)。,應(yīng)用電路設(shè)計(jì),數(shù)電,電路設(shè)計(jì),簡(jiǎn)易秒表設(shè)計(jì),1、具有時(shí)鐘源產(chǎn)生1S的信號(hào),2、能夠通過數(shù)碼管顯示,顯示最大值為59, 具有時(shí)間暫停功能,3、能夠通過按鍵清除上次計(jì)數(shù)時(shí)間值,要求:,簡(jiǎn)易秒表設(shè)計(jì)電路測(cè)試,簡(jiǎn)易密碼鎖設(shè)計(jì),1、設(shè)定三位密碼鎖
26、,2、能夠通過數(shù)碼管顯示當(dāng)前所輸入的密碼,3、密碼正確時(shí),用LED燈點(diǎn)亮指示,簡(jiǎn)易密碼鎖設(shè)計(jì)電路測(cè)試,簡(jiǎn)易測(cè)頻儀,用數(shù)字電路搭建一個(gè)簡(jiǎn)易測(cè)頻儀,能夠測(cè)出范圍為10HZ~9KHZ的頻率。,簡(jiǎn)易測(cè)頻儀電路測(cè)試,1、搶答器同時(shí)提供6名選手或6個(gè)代表隊(duì)賽,分別用6個(gè)按鈕S1~S6表示。,搶答器設(shè)計(jì),要求:,2、設(shè)置一個(gè)系統(tǒng)清除開關(guān),該開關(guān)由主持人控制。,3、搶答器具有鎖存與顯示功能。即選手按動(dòng)按鈕,鎖存相應(yīng)的編號(hào),并在LED數(shù)碼管上顯示。選
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
評(píng)論
0/150
提交評(píng)論