版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、115CMOS集成電路的保護(hù)措施CM0S集成電路具有一系列的優(yōu)點(diǎn),如功耗低,噪聲容限大,抗干擾能力強(qiáng),可以單電源驅(qū)動(dòng),電源應(yīng)用范圍廣,輸入阻抗高,價(jià)格低,易于大規(guī)模集成等。因此它巳成為80年代集成電路領(lǐng)域中發(fā)展最快的品種。下面介紹一些具體應(yīng)用時(shí)的注意事項(xiàng),一CMOS電路輸入端的處理1輸入信號(hào)電壓范圍:輸入額定電壓不能施加在Vss一03≤Vin≤VD03范圍之外的電壓,即輸入低電平不得低于Vss03V,輸入高電平不得高于VD口03V。2輸
2、入電流的限制:每個(gè)輸入端輸入電流的絕對(duì)值應(yīng)限制在1OmA以內(nèi),一般輸入電流以不超過1mA為佳’這可以通過在輸入端加接一個(gè)限流電阻來實(shí)現(xiàn)。3輸入信號(hào)線的考慮;有時(shí)為了消除信號(hào)的延遲和噪聲,信號(hào)線必須加接電容。在切斷電源開關(guān)瞬間,電容將通過輸入保護(hù)二極管和電源內(nèi)阻放電。當(dāng)電容容量較大時(shí)瞬時(shí)放電電流就會(huì)很大,有可能燒壞輸入保護(hù)二極管。因此一般當(dāng)電容容量小于500P時(shí)信號(hào)線可直接接入輸入端。當(dāng)電容大于500P時(shí)必須通過一個(gè)限流電阻與輸入端相接,
3、以防止輸入端的過電流損壞。另外,當(dāng)輸入信號(hào)線較長時(shí),必然產(chǎn)生較大的分布電容和分布電感,很容易構(gòu)成LC振蕩。一旦產(chǎn)生振蕩負(fù)電壓時(shí)很有可能使輸入端保護(hù)二極管損壞。因此當(dāng)輸入信號(hào)線較長時(shí)也要通過一個(gè)限流電阻接入輸入端。=、CMOS電路多余輸入端的處理TTL等電路在忘記處理不使用的輸入端時(shí)只不過會(huì)引起錯(cuò)誤的動(dòng)作,而cMOS電路則會(huì);起漏源電流上升,結(jié)溫升高,具體表現(xiàn)在①邏輯電平不正常,③由于cMOS電路輸入阻抗高,因此容易接受外界噪聲干擾,使電
4、路產(chǎn)生誤動(dòng)作,③容易使柵極感應(yīng)靜電,造成柵擊穿,使電路受到損壞,因此CMOS電路輸入端不允許懸空。多余的輸入端,可根據(jù)具體情況與V?;騁ND相連接,也可和其它的輸入端相連接。當(dāng)和V?;騁ND相接時(shí),V和GND也作為一個(gè)信號(hào)輸入,因此這部分電路也產(chǎn)生一定的動(dòng)作I當(dāng)和其它輸入端相接時(shí),對(duì)接線及印刷線路設(shè)計(jì)而言比較簡單,但相應(yīng)地門限電平變化時(shí)雜聲容限也會(huì)降低,并且會(huì)增加輸入容量,使速度下低,因而應(yīng)視用途不同而加以注意。需特別指出的是整個(gè)系統(tǒng)的
5、懸空。當(dāng)印刷板的插麈接觸不良,或者插座拔去并長時(shí)期擱置時(shí)常含使下一級(jí)電路輸入端漂浮而造成損壞。因此為了安全起見,可以在備輸入端上接入限流保擴(kuò)電阻,如圖所示。315兩個(gè)兩個(gè)MOSMOS管的開啟電壓管的開啟電壓VGS(th)PGS(th)P00,通常為了保證正常工作,要求,通常為了保證正常工作,要求VDDDD||VGS(th)PGS(th)P||VGS(th)NGS(th)N。COMSCOMS反向器反向器若輸入若輸入vI為低電平為低電平(如
6、0V)0V),則負(fù)載管導(dǎo)通,輸入管截止,輸出,則負(fù)載管導(dǎo)通,輸入管截止,輸出電壓接近電壓接近VDDDD。若輸入若輸入vI為高電平為高電平(如VDDDD),則輸入管導(dǎo)通,負(fù)載管截止,輸出,則輸入管導(dǎo)通,負(fù)載管截止,輸出電壓接近電壓接近0V0V。2CMOSCMOS反相器的主要特性反相器的主要特性1電壓傳輸特性和電流傳輸特性1電壓傳輸特性和電流傳輸特性CMOSCMOS反相器的電壓傳輸特性曲線可分為五個(gè)工作區(qū)。反相器的電壓傳輸特性曲線可分為五個(gè)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- cmos集成電路中的esd保護(hù)
- CMOS集成電路ESD保護(hù)研究.pdf
- 集成電路cmos題庫
- cmos集成電路閂鎖效應(yīng)形成機(jī)理和對(duì)抗措施
- CMOS集成電路ESD保護(hù)技術(shù)的研究和設(shè)計(jì).pdf
- CMOS集成電路ESD研究.pdf
- cmos集成電路的性能及特點(diǎn)
- CMOS集成電路的ESD防護(hù)研究.pdf
- 數(shù)字集成電路的結(jié)構(gòu)特點(diǎn)cmos電路
- CMOS模擬IP集成電路設(shè)計(jì).pdf
- CMOS集成電路片內(nèi)ESD保護(hù)結(jié)構(gòu)研究與物理實(shí)現(xiàn).pdf
- CMOS集成電路的抗輻射分析及設(shè)計(jì).pdf
- 集成電路課程設(shè)計(jì)(cmos二輸入與門)
- 基于CMOS集成電路的BCI微傳感系統(tǒng).pdf
- 集成電路課程設(shè)計(jì)--基于cmos的二輸入與門電路
- 光纖復(fù)接器CMOS集成電路設(shè)計(jì).pdf
- 低功耗CMOS集成電路設(shè)計(jì)方法的研究.pdf
- 射頻集成電路中CMOS混頻器的設(shè)計(jì).pdf
- 0600、cmos 4000系列60鐘常用集成電路的應(yīng)用
- CMOS光電耦合集成電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論