版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、離散余弦變換(DCT)及其反變換(IDCT)在圖像編解碼方面應(yīng)用十分廣泛,至今已被JPEG、MPEG-1、MPEG-2、MPEG-4和H.26x等國際標準所采用。由于其計算量較大,軟件實現(xiàn)往往難以滿足實時處理的要求,因而在很多實際應(yīng)用中需要采用硬件設(shè)計的DCT/IDCT處理電路來滿足我們對處理速度的要求。本文所研究的內(nèi)容就是針對圖像處理應(yīng)用的8×8二維DCT/IDCT處理核的硬件實現(xiàn)。 本文首先介紹了DCT和IDCT在圖像處理中
2、的作用和原理,詳細說明了DCT變換實現(xiàn)圖像壓縮的過程,并與其它變換比較說明了用DCT變換實現(xiàn)圖像壓縮的優(yōu)勢。接著,分析研究了DCT的各種快速算法,總結(jié)了前人對DCT快速算法及其實現(xiàn)所做的研究。本文給出了兩種性能、資源上有一定差異的二維DCT/IDCT的FPGA設(shè)計方案。兩種方案均利用DCT的行列分離特性,采用流水線設(shè)計技術(shù),將二維DCT/IDCT實現(xiàn)轉(zhuǎn)化為兩個一維DCT/IDCT實現(xiàn)。在一維DCT/IDCT設(shè)計中,根據(jù)圖像處理的特點對L
3、oeffler算法的數(shù)據(jù)流進行了優(yōu)化,通過合理安排時鐘周期數(shù)和簡化各周期內(nèi)的操作,大大縮短了關(guān)鍵路徑的執(zhí)行時間,從而提高了流水線的執(zhí)行速度。最后,對所設(shè)計的DCT/IDCT處理核進行了綜合和時序仿真。 結(jié)果表明,當使用Altera公司的MERCURY系列FPGA器件時,本文設(shè)計的方案一能夠在116M時鐘頻率下正確完成8×8的二維DCT或IDCT的邏輯運算,消耗2827個邏輯單元;方案二能夠在74M時鐘頻率下正常工作,消耗1629
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于SIMD架構(gòu)的二維DCT-IDCT變換電路模塊的設(shè)計與實現(xiàn).pdf
- 32bit DCT-IDCT IP軟核設(shè)計.pdf
- 基于圖象處理應(yīng)用的DCT-IDCT IP核的VLSI設(shè)計.pdf
- 基于VLIW的高效DCT-IDCT實現(xiàn)方法.pdf
- 可用于HEVC標準的整數(shù)DCT-IDCT快速算法設(shè)計與實現(xiàn).pdf
- 基于FPGA的脈動式陣列二維DCT處理系統(tǒng).pdf
- 基于HEVC的二維IDCT模塊的VLSI設(shè)計.pdf
- 基于FPGA的二維圖形加速算法的設(shè)計與實現(xiàn).pdf
- DCT IP核的VLSI設(shè)計與實現(xiàn).pdf
- 二維離散小波變換的FPGA實現(xiàn).pdf
- 基于FPGA的OCDMA二維電域編解碼系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于OpenVG的二維圖像處理器設(shè)計與CModel實現(xiàn).pdf
- 噪聲引導(dǎo)的二維超混沌同步系統(tǒng)設(shè)計及FPGA實現(xiàn).pdf
- 基于FPGA的二維快速卷積實現(xiàn)及其應(yīng)用.pdf
- 面向向量處理器的二維矩陣卷積的設(shè)計與實現(xiàn)
- 基于FPGA的二維形貌檢測數(shù)據(jù)處理系統(tǒng)設(shè)計.pdf
- 二維數(shù)字水印系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 雷達信號處理在FPGA中的IP核設(shè)計與實現(xiàn).pdf
- 二維離散余弦變換的VLSI實現(xiàn)及IP軟核設(shè)計.pdf
- 二維圖形加速引擎的設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論