版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、本文研究了算術(shù)運(yùn)算電路的通路時延故障測試。半導(dǎo)體技術(shù)的高速發(fā)展使得電路集成度和運(yùn)行速率大增,相應(yīng)的時延故障測試需求也變得越來越迫切。算術(shù)運(yùn)算電路包含加法器、乘法器等,在信號處理等領(lǐng)域中應(yīng)用極為廣泛。過去對這類電路的故障測試集中于呆滯型故障,對其時延故障的測試少有報(bào)道。由于算術(shù)運(yùn)算電路性能要求高,對系統(tǒng)的可靠性要求苛刻,時延故障的存在不但影響系統(tǒng)的運(yùn)行性能,甚至成為致命的隱患。這類電路的高度集成和高速運(yùn)行更易導(dǎo)致時延故障的出現(xiàn)。因此,開展
2、對算術(shù)運(yùn)算電路時延故障的測試研究意義重大。 本論文主要研究了時延故障測試序列生成器的算法原理、加法器、乘法器以及模塊化算術(shù)運(yùn)算電路的通路時延故障測試等內(nèi)容。 本文的主要研究成果和創(chuàng)新之處體現(xiàn)在: 1.研究了時延故障測試序列生成器算法原理及硬件實(shí)現(xiàn)。由于算術(shù)運(yùn)算電路中有大量累加器的存在,如果通過對這種已有器件復(fù)用設(shè)計(jì)使其同時能實(shí)現(xiàn)測試序列生成的功能,不僅可以降低硬件開銷,而且對其性能影響降至最低,這特別適合于內(nèi)部結(jié)
3、構(gòu)已被高度優(yōu)化的、硬件空間資源極其寶貴的算術(shù)運(yùn)算電路。本文研究了算法原理及硬件實(shí)現(xiàn)并與相關(guān)研究結(jié)果作比較,表明該方案具有更低的硬件成本和時間開銷。 2.研究了加法器的通路時延故障測試??紤]到條件和加法器及并行前置樹型加法器具有高效的進(jìn)位傳遞機(jī)制和具有高度規(guī)則的結(jié)構(gòu),且在算術(shù)運(yùn)算電路中廣泛采用,因此本文著重對這兩類加法器進(jìn)行研究。 對條件和加法器電路結(jié)構(gòu)的可測性分析表明,原有結(jié)構(gòu)無法實(shí)現(xiàn)通路的完全可測和難以實(shí)現(xiàn)高效的并行測
4、試。本文在其電路結(jié)構(gòu)特點(diǎn)分析基礎(chǔ)上研究了一種可測性設(shè)計(jì),使得其所有通路都能實(shí)現(xiàn)單通路可敏化這一最嚴(yán)格的時延故障測試條件,同時研究了最大可能性的并行測試。這樣的方案具有硬件成本低和測試向量少的優(yōu)點(diǎn)。在此基礎(chǔ)上,進(jìn)一步研究了一種學(xué)習(xí)策略的方法,實(shí)現(xiàn)了任意位數(shù)條件和加法器通路時延故障的測試向量生成,有效地解決了這類電路通路時延故障測試問題。 通過對并行前置樹型加法器的通路作可測性分析,結(jié)果表明其所有通路都能實(shí)現(xiàn)單通路可敏化測試。在此基
5、礎(chǔ)上研究了基于通路選擇的測試方法,選擇一組基本通路進(jìn)行測試而不必對所有通路進(jìn)行測試。這樣,減少了測試時間,提高了測試效率。 3.研究了乘法器的通路時延故障測試。通過通路時延故障的可測性分析及關(guān)鍵通路敏化問題的研究,設(shè)計(jì)了采用累加器構(gòu)成單跳變測試序列生成的通路時延故障內(nèi)建自測試測試方案。這種單跳變序列比多跳變序列更具有通路時延故障測試的強(qiáng)健性。本文方案在測試故障覆蓋率和測試向量數(shù)之間做到了良好的兼顧,仿真結(jié)果表明這樣的方法具有硬件
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于SAT的通路時延故障測試生成技術(shù)的研究.pdf
- FPGA時延故障測試技術(shù)研究.pdf
- 時延故障測試產(chǎn)生算法與I-,DDT-測試實(shí)驗(yàn)研究.pdf
- 基于部分掃描的跳變時延故障測試及ATPG方法的研究.pdf
- 數(shù)字電路的故障測試模式生成方法研究.pdf
- GGCY型軌道電路故障測試儀.pdf
- 基于LabVIEW的電路板故障測試系統(tǒng)的設(shè)計(jì).pdf
- 時延測試故障模擬方法研究.pdf
- SRAM的動態(tài)故障測試研究.pdf
- 電纜故障測試技術(shù)講議
- 基于BIST的帶時延故障的FPGA測試.pdf
- 高速互連通路串?dāng)_時延故障的ATPG算法研究.pdf
- 電力電纜故障測試報(bào)告
- 基于虛擬儀器的齒輪故障測試系統(tǒng).pdf
- 集成電路多故障測試生成算法及可測性設(shè)計(jì)的研究.pdf
- 片上網(wǎng)絡(luò)互連線延遲故障測試.pdf
- 電力電纜故障測試與分析方法的研究
- 時延測試方法研究.pdf
- 基于多音抖動的TSV故障測試方法研究.pdf
- 基于SAT的高速互連通路串?dāng)_時延故障的ATPG算法研究.pdf
評論
0/150
提交評論