2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩71頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、本文主要研究基于Verilog-AMS語言的高速D/A轉(zhuǎn)換器的高層次行為模型。論文選取分段式電流舵D/A轉(zhuǎn)換器作為高速D/A轉(zhuǎn)換器的典型結(jié)構(gòu),系統(tǒng)的將分段式電流舵D/A轉(zhuǎn)換器劃分為結(jié)構(gòu)和功能相互獨立的各個電路模塊,分析各模塊功能的行為特點,建立相應(yīng)的理想行為模型,使用Verilog-AMS語言對行為模型進(jìn)行描述,同時采用Candenee Spectre軟件對各行為模型進(jìn)行仿真,并對仿真波形進(jìn)行了分析;在此基礎(chǔ)上對各理想的行為模型進(jìn)行了誤

2、差分析,根據(jù)理想模型和實際的電路的對比,對原有模型進(jìn)行了修正,修改了模型代碼,再次使用Candence Spectre軟件對修正后的模型進(jìn)行仿真,將仿真波形與實際電路的特性進(jìn)行了比較。結(jié)果表明,使用Verilog-AMS語言對模擬部分進(jìn)行行為級建模能夠在很大程度上減少仿真所需要的時間,加快設(shè)計進(jìn)程,并且提高仿真精度。本文的研究工作表明了在D/A轉(zhuǎn)換器的高層次設(shè)計中,使用Verilog-AMS語言建立的行為模型代替實際電路模塊的可行性和有

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論