已閱讀1頁,還剩67頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、隨著集成電路技術的發(fā)展,電路的集成度和復雜度越來越大,隨之帶來諸如測試等一系列問題??蓽y性設計是指在電路設計的同時考慮測試問題,已成為集成電路設計重要的組成部分。本文設計了基2DIT—FFT算法的IP軟核,選擇順序處理的方式作為IP核的設計結構,并在設計之中對部分電路進行了可測性設計。采用自項向下的設計方法對整個FFTIP核進行模塊劃分,用VHDL硬件描述語言對各個模塊編程,并在QuartusⅡ軟件環(huán)境下進行綜合仿真,通過設計結果和Ma
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于IP的VAD_SOC設計及其可測性設計研究.pdf
- 基于多IP核SH2000芯片的可測性設計研究.pdf
- 基于IP復用SOC的可測性設計.pdf
- 64K點FFT芯片設計及可測性研究.pdf
- 基于FFT和FFT IP核的諧波檢測方法的研究.pdf
- 基于AMBA總線的可重用IP核設計及其驗證研究.pdf
- Pico專用單片機核的可測性設計研究.pdf
- 1024點浮點流水線型FFT IP核設計.pdf
- 可重用可信平臺模塊IP核設計.pdf
- 集成芯片的可測性設計研究.pdf
- DSP芯片的可測性設計研究.pdf
- TPM芯片系統(tǒng)設計及其RSA IP核設計.pdf
- 浮點FFT處理器IP設計.pdf
- ADC的可測性設計技術研究.pdf
- Garfield的可測性設計技術研究.pdf
- GPS基帶芯片的可測性設計研究.pdf
- 基于FPGA的可測性設計方法研究.pdf
- SOC系統(tǒng)中可重用IP核SOL的設計和驗證.pdf
- 可重用數(shù)字信號處理器IP核的設計.pdf
- 最小SOC系統(tǒng)的可測性設計.pdf
評論
0/150
提交評論