版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著微電子技術(shù)、計算機(jī)技術(shù)的發(fā)展,實(shí)時電路可重構(gòu)RTR技術(shù)逐漸成為國際上計算系統(tǒng)研究中的一個新熱點(diǎn)。它的出現(xiàn)使過去傳統(tǒng)意義上硬件和軟件的界限變得模糊,讓硬件系統(tǒng)軟件化。屬于實(shí)時電路重構(gòu)的FPGA的動態(tài)可重構(gòu),有兩種不同的方式:基于模塊(Module-based)的部分動態(tài)重構(gòu)和基于差異(Difference-based)的部分動態(tài)重構(gòu)。基于差異的部分重構(gòu)只是比較重構(gòu)前后電路差別,產(chǎn)生一個只包含重構(gòu)前后設(shè)計差別的比特流。如果設(shè)計中可重構(gòu)的
2、邏輯塊很大、功能很復(fù)雜,則需要使用基于模塊的部分可重構(gòu)。本實(shí)驗選用基于模塊的部分可重構(gòu)方法。 經(jīng)過頂層設(shè)計綜合、模塊設(shè)計綜合、初始預(yù)算、模塊實(shí)現(xiàn)和最終編譯等一系列的操作,產(chǎn)生整個電路功能和動態(tài)可重構(gòu)部分的可下載文件。分別將該文件下載到實(shí)驗板Virtex2-ProML310中,并通過內(nèi)部控制器對內(nèi)部時序進(jìn)行合理控制,從而實(shí)現(xiàn)動態(tài)可重構(gòu),并通過實(shí)驗板觀察相關(guān)結(jié)果。分析實(shí)驗結(jié)果可知,使用普通方法需要下載的文件大小是使用部分動態(tài)重構(gòu)方法
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- FPGA動態(tài)可重構(gòu)設(shè)計方法研究.pdf
- FPGA動態(tài)可重構(gòu)技術(shù)及其應(yīng)用研究.pdf
- 動態(tài)可重構(gòu)FPGA的布局布線算法研究.pdf
- 動態(tài)可重構(gòu)FPGA的電路測試技術(shù)研究.pdf
- 基于FPGA的動態(tài)局部可重構(gòu)系統(tǒng)研究.pdf
- 基于FPGA的局部動態(tài)可重構(gòu)系統(tǒng)設(shè)計.pdf
- 動態(tài)可重構(gòu)FPGA布局算法的研究與改進(jìn).pdf
- 基于動態(tài)局部可重構(gòu)FPGA的容錯技術(shù)研究.pdf
- 基于FPGA的通用總線動態(tài)可重構(gòu)設(shè)計.pdf
- 基于FPGA的動態(tài)可重構(gòu)系統(tǒng)實(shí)現(xiàn)密碼算法的研究.pdf
- 基于FPGA的動態(tài)可重構(gòu)NoC系統(tǒng)研究與實(shí)現(xiàn).pdf
- 基于FPGA的動態(tài)可重構(gòu)系統(tǒng)分析.pdf
- 基于動態(tài)可重構(gòu)技術(shù)的FPGA中SEU故障容錯方法研究.pdf
- 基于FPGA部分動態(tài)可重構(gòu)技術(shù)的劃分和調(diào)度算法研究.pdf
- 動態(tài)部分可重構(gòu)系統(tǒng)的設(shè)計方法及可重構(gòu)計算研究.pdf
- 動態(tài)可重構(gòu)的DSM語義研究.pdf
- 基于FPGA動態(tài)局部可重構(gòu)技術(shù)的雷達(dá)定時器設(shè)計.pdf
- 可重構(gòu)的動態(tài)邏輯計算研究.pdf
- FPGA資源動態(tài)重構(gòu)及低功耗研究.pdf
- 基于FPGA的動態(tài)可重構(gòu)AES加解密系統(tǒng)的設(shè)計與實(shí)現(xiàn).pdf
評論
0/150
提交評論