版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、信號處理系統(tǒng),實(shí)際上包括了模擬信號處理系統(tǒng)和數(shù)字信號處理系統(tǒng).數(shù)模轉(zhuǎn)換器和模數(shù)轉(zhuǎn)換器就是模擬信號處理系統(tǒng)和數(shù)字信號處理系統(tǒng)之間的接口,應(yīng)用十分廣泛.模數(shù)轉(zhuǎn)換器(ADC)可以應(yīng)用在音頻、視頻、傳感器、儀表、通信等領(lǐng)域.針對不同的應(yīng)用領(lǐng)域特點(diǎn),模數(shù)轉(zhuǎn)換器可能會(huì)采用不同的實(shí)現(xiàn)方式.隨著信號處理技術(shù)的飛速發(fā)展和模數(shù)轉(zhuǎn)換器應(yīng)用領(lǐng)域的不斷擴(kuò)大,人們對模數(shù)轉(zhuǎn)換器的速度、分辨率、功耗、信噪比、動(dòng)態(tài)范圍等性能提出了更高的要求逐次逼近寄存器型模擬數(shù)字轉(zhuǎn)換器
2、(SAR ADC)是采樣速率低于5Msps的中等至高分辨率應(yīng)用的常見結(jié)構(gòu).SARADC的分辨率一般為8位至16位,具有低功耗、小尺寸等特點(diǎn).這些特點(diǎn)使其具有很寬的應(yīng)用范圍,例如便攜/電池供電儀表、筆輸入量化器、工業(yè)控制和數(shù)據(jù)/信號采集器等.該論文設(shè)計(jì)了一種用于PDA系統(tǒng)的全集成SAR ADC,它基于1st Silicon 0.25微米n阱CMOS工藝.采用電容電阻混合式結(jié)構(gòu),由于使用了時(shí)問自調(diào)節(jié)比較器,具有動(dòng)態(tài)的電荷重分配時(shí)間的特點(diǎn).在
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于低電壓高精度12-bit SAR ADC設(shè)計(jì).pdf
- 1-MS-s 12-bit低電壓SAR ADC設(shè)計(jì).pdf
- 一種12-bit高速數(shù)模轉(zhuǎn)換器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 一種12位低功耗SAR ADC的研究與實(shí)現(xiàn).pdf
- 一種2-bit-cycle的高速低功耗SAR ADC的研究與設(shè)計(jì).pdf
- A 10-bit 30MSps Pipelined ADC.pdf
- 一種低功耗SAR ADC的設(shè)計(jì).pdf
- 一種16位SAR ADC的設(shè)計(jì).pdf
- 125KSpS逐次逼近型模數(shù)轉(zhuǎn)換器設(shè)計(jì).pdf
- 12-Bit 125-MHz電流驅(qū)動(dòng)型數(shù)模轉(zhuǎn)換器設(shè)計(jì).pdf
- 全差分-偽差分-單端輸入adc理解
- Design of an 8-bit 320-MS-s Cascaded Folding and Interpolating ADC.pdf
- 一種10bitsC_R混合SAR_ADC設(shè)計(jì).pdf
- 一種高增益寬帶CMOS全差分運(yùn)算放大器.pdf
- 一種基于SAR ADC的低功耗動(dòng)態(tài)比較器研究.pdf
- 一種多差分向量的自適應(yīng)差分演化算法.pdf
- 一種12位高速CMOS DAC的設(shè)計(jì).pdf
- 10bit超低功耗SAR ADC設(shè)計(jì).pdf
- 12-bit 20MS-s帶數(shù)字后臺(tái)校準(zhǔn)的流水線ADC的設(shè)計(jì).pdf
- 6Bit 125MSPS Folding and Interpolating ADC設(shè)計(jì).pdf
評論
0/150
提交評論