已閱讀1頁,還剩73頁未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、本文著重研究了互連線和互連線網(wǎng)(樹型互連線)的時延。研究從互連線延時的定義和基本電路模型開始,首先介紹并分析了被工業(yè)界廣泛接受的Elmore時延,引入了改進(jìn)型的RC樹型互連線估算算法。隨著深亞微米工藝的出現(xiàn),工作頻率的不斷升高,互連線中的電感效應(yīng)日益突出,而沒有考慮電感作用的Elmore時延模型顯然已經(jīng)無法準(zhǔn)確估計電路時延,因此提出包含電感參數(shù)的RLC時延模型成為必要。文中提出了基于分立RLC模型和基于分布RLC模型的樹型互連線估算算
2、法。在分立RLC模型下,在互連樹中遞歸求解傳輸函數(shù)的一階矩量和二階矩量,得到傳輸函數(shù)的二階逼近;在分布RLC模型下,將互連樹用旁路等效電容的方法,縮減成關(guān)鍵路徑的分段級聯(lián)形式。對關(guān)鍵路徑上的每個分段用傳輸線ABCD矩陣描述,然后級聯(lián)相乘,得到最終傳輸函數(shù)的二階逼近,因?yàn)樽罱K需要二階逼近,所以在級聯(lián)相乘過程中就對ABCD矩陣進(jìn)行二階縮減,這樣可以減少計算開銷,使算法更可行。本文最后還討論了“零偏斜”時鐘樹的生成算法,該算法是建立在RC樹
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 深亞微米工藝下耦合互連線的時延分析.pdf
- 深亞微米互連線時延的緩沖插入優(yōu)化.pdf
- 深亞微米工藝互連線時延串?dāng)_分析及優(yōu)化設(shè)計.pdf
- 深亞微米工藝下SoC互連線時延緩沖插入與優(yōu)化的研究.pdf
- 超深亞微米工藝下互連線串?dāng)_及其影響研究.pdf
- 超深亞微米集成電路互連線串?dāng)_估計及優(yōu)化.pdf
- 深亞微米集成電路的互連建模與時序優(yōu)化.pdf
- 制造工藝對超深亞微米鋁互連線通孔應(yīng)力遷移可靠性的影響.pdf
- 高速集成電路中互連線的時延分析.pdf
- 深亞微米集成電路時鐘線網(wǎng)的設(shè)計布線和優(yōu)化算法研究.pdf
- 深亞微米集成電路互連極限的研究.pdf
- 互連線串?dāng)_模型與時延自適應(yīng)研究.pdf
- 深亞微米IC互連降階分析與優(yōu)化技術(shù)研究.pdf
- 深亞微米工藝下串?dāng)_優(yōu)化的布線算法分析與實(shí)現(xiàn).pdf
- 深亞微米工藝下的單元時序建模研究.pdf
- 深亞微米VLSI GHz時鐘網(wǎng)絡(luò)設(shè)計方法研究.pdf
- 深亞微米FPGA互連抗軟錯誤方法研究.pdf
- 亞微米和深亞微米IC中的ESD保護(hù)結(jié)構(gòu)研究.pdf
- 深亞微米工藝下的Memory建庫技術(shù)研究.pdf
- 深亞微米集成電路互連RC網(wǎng)絡(luò)約簡算法分析.pdf
評論
0/150
提交評論