版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、快速傅立葉變換(FFT)作為數(shù)字信號(hào)處理領(lǐng)域的核心算法之一,在現(xiàn)代數(shù)字信號(hào)處理的各個(gè)領(lǐng)域有著極為廣泛的應(yīng)用。隨著寬帶OFDM系統(tǒng),ADSL調(diào)制器,數(shù)字電視,雷達(dá)及聲納信號(hào)處理系統(tǒng)的應(yīng)用發(fā)展,F(xiàn)FT處理器已經(jīng)成為這些數(shù)字信號(hào)處理系統(tǒng)的關(guān)鍵模塊之一,因此高性能專(zhuān)用FFT芯片的設(shè)計(jì)技術(shù)具有重要研究?jī)r(jià)值。 本文首先介紹了基二FFT算法原理并分析了FFT算法各級(jí)蝶形變換中數(shù)據(jù)及旋轉(zhuǎn)因子進(jìn)行蝶形運(yùn)算的組合規(guī)律。本文接下來(lái)介紹了原位存取FFT
2、算法流圖及固定結(jié)構(gòu)FFT算法流圖的數(shù)據(jù)處理流程,分析比較了根據(jù)這兩種FFT算法流圖進(jìn)行FFT處理器設(shè)計(jì)的不同結(jié)構(gòu)特點(diǎn)。本文根據(jù)固定結(jié)構(gòu)FFT算法流圖的數(shù)據(jù)處理流程對(duì)FFT處理器進(jìn)行了結(jié)構(gòu)劃分以及系統(tǒng)模塊功能定義,并確定了本設(shè)計(jì)FFT處理器的組成結(jié)構(gòu)以及工作方式。 本設(shè)計(jì)FFT處理器系統(tǒng)主要包含F(xiàn)FT運(yùn)算控制器,數(shù)據(jù)存儲(chǔ)器,地址生成單元,蝶形運(yùn)算單元,I/O緩存以及I/O控制器等模塊,這些模塊分別用于FFT變換中間數(shù)據(jù)的暫存與讀寫(xiě)
3、,數(shù)據(jù)的蝶形運(yùn)算處理以及系統(tǒng)各模塊工作狀態(tài)的控制。由于固定結(jié)構(gòu)FFT算法每級(jí)蝶形變換數(shù)據(jù)輸入輸出位置不同,因此系統(tǒng)采用乒乓結(jié)構(gòu)存儲(chǔ)器分別用于每級(jí)蝶形變換蝶形運(yùn)算單元數(shù)據(jù)的讀寫(xiě)并通過(guò)一系列地址產(chǎn)生單元來(lái)生成數(shù)據(jù)的存取地址。蝶形運(yùn)算單元包含多個(gè)加減法及乘法運(yùn)算,因此可以采用流水線結(jié)構(gòu)實(shí)現(xiàn)。此外,本設(shè)計(jì)采用兩個(gè)蝶形運(yùn)算單元并行處理數(shù)據(jù)以提高系統(tǒng)工作速度。系統(tǒng)通過(guò)FFT運(yùn)算控制器及IO控制器來(lái)控制系統(tǒng)各模塊的協(xié)同工作。 在完成系統(tǒng)結(jié)構(gòu)劃
4、分及模塊功能定義后,設(shè)計(jì)采用Verilog HDL對(duì)系統(tǒng)各模塊進(jìn)行編碼設(shè)計(jì)并通過(guò)仿真工具M(jìn)odelSim對(duì)系統(tǒng)各模塊的Verilog代碼進(jìn)行功能仿真,并將本設(shè)計(jì)FFT處理器的Verilog代碼的FFT運(yùn)算處理結(jié)果與Matlab生成的運(yùn)算結(jié)果進(jìn)行對(duì)比驗(yàn)證。在證明系統(tǒng)功能正確后,設(shè)計(jì)對(duì)系統(tǒng)中部分關(guān)鍵模塊的Verilog代碼進(jìn)行初步的邏輯綜合,并對(duì)綜合的網(wǎng)表文件進(jìn)行后仿真及初步布局布線,從而確保設(shè)計(jì)中各模塊Verilog代碼具有可綜合性并初步
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速1024點(diǎn)FFT處理芯片設(shè)計(jì)研究.pdf
- 64K點(diǎn)FFT芯片設(shè)計(jì)及可測(cè)性研究.pdf
- 高速FFT芯片設(shè)計(jì)及結(jié)構(gòu)研究.pdf
- 基-4 FFT數(shù)字信號(hào)處理芯片設(shè)計(jì)技術(shù)研究.pdf
- 高速SDRAM芯片測(cè)試技術(shù)研究.pdf
- 高速SERDES接口芯片設(shè)計(jì)關(guān)鍵技術(shù)研究.pdf
- 高速FFT及可編程分頻器芯片設(shè)計(jì)研究.pdf
- 1024點(diǎn)基4FFT處理芯片及接口設(shè)計(jì)研究.pdf
- 高速?gòu)?qiáng)驅(qū)動(dòng)自降噪光電耦合芯片設(shè)計(jì)技術(shù)研究.pdf
- 高速圖像壓縮芯片高速自動(dòng)化測(cè)試技術(shù)研究.pdf
- 高速LED芯片分揀臂振動(dòng)抑制技術(shù)研究.pdf
- 點(diǎn)數(shù)可配置的FFT處理芯片設(shè)計(jì)研究.pdf
- 高速圖像壓縮芯片的仿真與驗(yàn)證技術(shù)研究.pdf
- 芯片版圖設(shè)計(jì)優(yōu)化技術(shù)研究.pdf
- 64位多線程多處理器芯片關(guān)鍵技術(shù)研究.pdf
- 高速芯片設(shè)計(jì)的研究.pdf
- 芯片點(diǎn)膠系統(tǒng)的視覺(jué)檢測(cè)關(guān)鍵技術(shù)研究.pdf
- SoC芯片可測(cè)性設(shè)計(jì)技術(shù)研究.pdf
- 1024點(diǎn)fft.pdf
- SerDes芯片設(shè)計(jì)驗(yàn)證及測(cè)試技術(shù)研究.pdf
評(píng)論
0/150
提交評(píng)論