

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著集成電路的飛速發(fā)展,鎖相環(huán)已經(jīng)成為現(xiàn)代時鐘電路的重要組成部分,是現(xiàn)代超大規(guī)模集成電路中必不可少的核心組成部件,用它來產(chǎn)生和提供片內(nèi)高速時鐘。本文在大量閱讀國內(nèi)外相關(guān)鎖相環(huán)技術(shù)的文獻(xiàn)基礎(chǔ)上,介紹了鎖相環(huán)技術(shù)的發(fā)展概況、基本概念、分類及應(yīng)用,深入分析研究了全數(shù)字鎖相環(huán)的結(jié)構(gòu)原理,并設(shè)計了一種基于時間數(shù)字轉(zhuǎn)換器的全數(shù)字鎖相環(huán)(ADPLL)。
本文給出了全數(shù)字鎖相環(huán)的系統(tǒng)結(jié)構(gòu)及各個子模塊的電路,建立了全數(shù)字鎖相環(huán)的數(shù)學(xué)模型,并分析
2、了它的穩(wěn)定性和可行性。本文針對傳統(tǒng)時間數(shù)字轉(zhuǎn)換電路的不足,通過加入上升沿檢測電路,擴(kuò)大計數(shù)器位寬,使之不僅能完成時數(shù)轉(zhuǎn)換的基本功能,而且提高了時數(shù)轉(zhuǎn)換的準(zhǔn)確性,擴(kuò)大了相位差的測量范圍;采用一個環(huán)形振蕩器同時給數(shù)控振蕩器和時間數(shù)字轉(zhuǎn)換器提供多相參考時鐘信號,它的轉(zhuǎn)換精度乘積為1,使環(huán)路對工藝、電壓、溫度都不敏感,增強(qiáng)了穩(wěn)定性;通過加入可編程任意整數(shù)分頻器進(jìn)行分頻,使得反饋時鐘波形占空比保持為50%;通過簡化傳統(tǒng)數(shù)控振蕩器的結(jié)構(gòu),使之基本功
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于線性增強(qiáng)TDC的全數(shù)字鎖相環(huán)設(shè)計.pdf
- 全數(shù)字鎖相環(huán)設(shè)計
- 全數(shù)字鎖相環(huán)的設(shè)計
- 基于FPGA的全數(shù)字鎖相環(huán)設(shè)計與研究.pdf
- 智能全數(shù)字鎖相環(huán)的設(shè)計
- 基于游標(biāo)環(huán)形的全數(shù)字鎖相環(huán)研究與設(shè)計.pdf
- 基于FPGA的全數(shù)字鎖相環(huán)的設(shè)計與實現(xiàn).pdf
- 全數(shù)字鎖相環(huán)電路的設(shè)計與實現(xiàn).pdf
- 基于0.18μmcmos工藝的全數(shù)字鎖相環(huán)設(shè)計
- 全數(shù)字鎖相環(huán)的研究與設(shè)計畢業(yè)設(shè)計
- 基于FPGA的全數(shù)字鎖相環(huán)的設(shè)計與應(yīng)用.pdf
- 基于FPGA的新型全數(shù)字鎖相環(huán)的設(shè)計與實現(xiàn).pdf
- 快速自適應(yīng)全數(shù)字鎖相環(huán)的研究與設(shè)計.pdf
- 2.4ghzcmos全數(shù)字鎖相環(huán)的研究與設(shè)計
- 全數(shù)字鎖相環(huán)的vhdl設(shè)計【文獻(xiàn)綜述】
- 全數(shù)字鎖相環(huán)的vhdl設(shè)計【開題報告】
- FPGA內(nèi)全數(shù)字延時鎖相環(huán)的設(shè)計.pdf
- 全數(shù)字鎖相環(huán)中高分辨率TDC設(shè)計.pdf
- 高速低抖動全數(shù)字鎖相環(huán)的設(shè)計研究.pdf
- 基于噪聲分析低抖動全數(shù)字鎖相環(huán)設(shè)計.pdf
評論
0/150
提交評論