版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、單片機(jī)作為微型計(jì)算機(jī)一個(gè)很重要的分支,自1976年問世以來,受到了人們的廣泛關(guān)注和重視,尤其是美國Intel公司生產(chǎn)的MCS-51系列單片機(jī),由于其具有集成度高、處理功能強(qiáng)、可靠性高、系統(tǒng)結(jié)構(gòu)簡單、價(jià)格低廉等優(yōu)點(diǎn),在我國已經(jīng)得到了非常廣泛的應(yīng)用。然而,隨著信息時(shí)代的到來,傳統(tǒng)單片機(jī)固有的結(jié)構(gòu)缺陷,使其呈現(xiàn)出諸多弊端,其速度、規(guī)模、性能等指標(biāo)越來越難以滿足用戶很多場合的需要。因此單片機(jī)芯片的開發(fā)、升級面臨著新的挑戰(zhàn)。
伴隨著
2、集成電路(IC)技術(shù)的發(fā)展,電子設(shè)計(jì)自動化(EDA)已逐漸成為數(shù)字集成電路系統(tǒng)設(shè)計(jì)的重要手段。并且伴隨著系統(tǒng)設(shè)計(jì)技術(shù)的飛速發(fā)展,在芯片設(shè)計(jì)中,大量復(fù)用知識產(chǎn)權(quán)模塊IP,可以使IC設(shè)計(jì)者把精力集中在更高層次的設(shè)計(jì)上,從而加快芯片的開發(fā)速度。開發(fā)具有自主知識產(chǎn)權(quán)的IP核不僅具有廣泛的應(yīng)用前景而且對提高我國集成電路設(shè)計(jì)和應(yīng)用水平具有重要意義。
本文首先對8051單片機(jī)進(jìn)行原理分析和特征提取、介紹了FPGA基本知識以及本IP核的設(shè)
3、計(jì)方案。利用自上而下的設(shè)計(jì)方法把8051IP核劃分成了多個(gè)子模塊,并在ISE軟件中用VHDL語言完成了各個(gè)子模塊的程序編寫。設(shè)計(jì)的IP核可以執(zhí)行8051單片機(jī)的所有指令,在時(shí)鐘頻率和指令的執(zhí)行效率指標(biāo)上均優(yōu)于芯片8051。針對芯片8051內(nèi)部數(shù)據(jù)存儲空間過小的缺點(diǎn),將其擴(kuò)展到64KB,并通過了相應(yīng)的軟硬件測試。8051IP核設(shè)計(jì)完成后,在ISE軟件中完成了軟件仿真,并且在FPGA開發(fā)板上完成了硬件測試。
最后,將本論文設(shè)計(jì)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于壓縮傳感的集成電路關(guān)鍵技術(shù)研究.pdf
- 模擬集成電路版圖合成關(guān)鍵技術(shù)研究.pdf
- 三維集成電路測試關(guān)鍵技術(shù)研究.pdf
- 集成電路芯片表面缺陷視覺檢測關(guān)鍵技術(shù)研究.pdf
- 毫米波CMOS集成電路若干關(guān)鍵技術(shù)研究.pdf
- 2.5gbs光纖接收集成電路關(guān)鍵技術(shù)研究
- CMOS射頻接收集成電路關(guān)鍵技術(shù)研究與設(shè)計(jì)實(shí)現(xiàn).pdf
- 數(shù)字集成電路中芯核水印關(guān)鍵技術(shù)研究.pdf
- 高性能電源管理類集成電路的關(guān)鍵技術(shù)研究.pdf
- 集成電路可靠性評價(jià)與設(shè)計(jì)中的關(guān)鍵技術(shù)研究.pdf
- 基于復(fù)用的數(shù)字集成電路設(shè)計(jì)關(guān)鍵技術(shù)研究.pdf
- 基于CMOS工藝的微波毫米波集成電路關(guān)鍵技術(shù)研究.pdf
- 用于電力線通信的CMOS模擬前端集成電路關(guān)鍵技術(shù)研究.pdf
- 聚焦爬蟲關(guān)鍵技術(shù)研究.pdf
- 集成電路的ESD防護(hù)技術(shù)研究.pdf
- 超高速、射頻與微波單片集成電路設(shè)計(jì)關(guān)鍵技術(shù)研究.pdf
- 集成電路的容軟錯(cuò)誤技術(shù)研究.pdf
- 射頻集成電路的ESD防護(hù)技術(shù)研究.pdf
- SOI高壓集成電路的隔離技術(shù)研究.pdf
- 數(shù)字集成電路自動測試硬件技術(shù)研究.pdf
評論
0/150
提交評論