2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩77頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、FPGA是英文Field Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列。作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路產(chǎn)品,它既解決了定制電路的不足,又避免了原有可編程邏輯器件門電路資源有限的缺點(diǎn)。因此,F(xiàn)PGA的應(yīng)用越來越廣泛。但是隨著FPGA規(guī)模的增大、封裝的減小,其開發(fā)和應(yīng)用的測試難度越來越大。邊界掃描技術(shù)解決了這個(gè)問題,它是一種將可測性直接設(shè)計(jì)到硅片里的技術(shù),支持系統(tǒng)級、板級和芯片級的測試,并已標(biāo)

2、準(zhǔn)化,定義為IEEE1149.1標(biāo)準(zhǔn),即JTAG。 本文中涉及的邊界掃描電路是FPGA必不可少的一個(gè)模塊,它在芯片內(nèi)部功能電路的周圍增加部分寄存器單元和控制電路,通過對個(gè)別引腳的邏輯控制完成對芯片內(nèi)部的功能測試或外部互連測試。與普通的邊界掃描電路相比,它有更多的功能和更高的要求。它要求能夠完成如下的用戶需求:能夠?qū)崿F(xiàn)電路故障的檢查;能夠通過邊界掃描模塊配置并啟動FPGA;允許用戶通過邊界掃描電路隨時(shí)對FPGA內(nèi)任意一個(gè)CLB、C

3、LB中的LUT/觸發(fā)器、IOB或者BRAM塊的配置數(shù)據(jù)進(jìn)行回讀檢查。 本文是關(guān)于FPGA中邊界掃描電路的設(shè)計(jì)和實(shí)現(xiàn),課題來源于成都華微電子系統(tǒng)有限公司可編程邏輯器件項(xiàng)目中的子項(xiàng)目,研究目的是設(shè)計(jì)出應(yīng)用于FPGA中的邊界掃描電路,以實(shí)現(xiàn)前文所提到的電路檢查、配置、回讀等功能。本文首先研究了邊界掃描技術(shù)的基本理論和 Virtex-E系列的FPGA的配置與回讀規(guī)律,進(jìn)而設(shè)計(jì)了工藝水平0.18μm、核心電壓1.8V的FPGA芯片中的邊界

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論