版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、當(dāng)前,SoC設(shè)計(jì)領(lǐng)域的競爭日趨激烈。開發(fā)自主的處理器核、核心IP以及總線架構(gòu),將使我國的SoC發(fā)展更具競爭力。國內(nèi)不少研究所和高校都在研制開發(fā)自主的SoC,東南大學(xué)也不例外。經(jīng)過多年的努力,東南大學(xué)計(jì)算機(jī)學(xué)院開發(fā)出了一種嵌入式SoC系統(tǒng)——MiniSys。它采用了MIPS32位指令集中的31條指令,包含一個(gè)以32位RISC型流水處理器、七種簡單的接口以及相關(guān)的系統(tǒng)軟件。
本文針對MiniSys的三個(gè)關(guān)鍵問題展開,設(shè)計(jì)并實(shí)現(xiàn)了M
2、iniSys-1A系統(tǒng),重點(diǎn)研究了基于JTAG的調(diào)試系統(tǒng)。
首先,本文制訂了MiniSys-1A指令集,設(shè)計(jì)并實(shí)現(xiàn)了基于該指令集的MiniSys-1A CPU。該CPU包含多周期專用乘除法運(yùn)算模塊,彌補(bǔ)了其處理乘除運(yùn)算方面的缺失。
其次,本文設(shè)計(jì)并實(shí)現(xiàn)了一個(gè)專用的SDRAM控制器。它能夠完成對SDRAM的初始化、讀、寫、刷新、預(yù)充的操作,實(shí)現(xiàn)了對SDRAM的控制,擴(kuò)大了存儲器存儲空間。
最后,本文設(shè)計(jì)并實(shí)現(xiàn)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 一種基于JTAG的處理器調(diào)試軟件架構(gòu)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于Minisys的SIMD并行計(jì)算協(xié)處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于JTAG的CSoC在線調(diào)試器系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 具有EDAC功能的S698M微處理器的設(shè)計(jì)實(shí)現(xiàn).pdf
- 基于JTAG的MCU調(diào)試模塊設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于JTAG的片上調(diào)試器的研究與實(shí)現(xiàn).pdf
- 基于SOPC的通用型JTAG調(diào)試器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- RISC眾核處理器的功能驗(yàn)證與片上調(diào)試.pdf
- 基于Minisys2處理器的GCC移植與優(yōu)化.pdf
- FFT處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于GNU的JTAG調(diào)試器的集成與設(shè)計(jì).pdf
- 基于JTAG標(biāo)準(zhǔn)的SoC調(diào)試研究與實(shí)現(xiàn).pdf
- 嵌入式JTAG仿真調(diào)試器的研究與實(shí)現(xiàn).pdf
- 基于JTAG的ARM11調(diào)試軟件的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 并行FFT處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多核架構(gòu)下JTAG調(diào)試的研究與設(shè)計(jì).pdf
- 基于DCC和JTAG的ARM硬件仿真調(diào)試器的研究與實(shí)現(xiàn).pdf
- 網(wǎng)絡(luò)處理器中處理單元的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 異構(gòu)眾核處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- RISC處理器中IMMU的設(shè)計(jì)與實(shí)現(xiàn).pdf
評論
0/150
提交評論