2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩78頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、1948年香農(nóng)發(fā)表了編碼理論的奠基之作《A Mathematical Theory ofCommunication》。如今,糾錯編碼已經(jīng)是現(xiàn)代通信系統(tǒng)中不可或缺的組成部分。本文基于“數(shù)字電視地面?zhèn)鬏斚到y(tǒng)編譯碼性能仿真與FPGA實現(xiàn)”項目,對DMB-TH系統(tǒng)中的信道編碼進行了深入的研究,主要工作成果如下:
   本文重點研究了LDPC碼的編碼原理及工程實現(xiàn)中常用的各種軟判決譯碼算法,其中包括:傳統(tǒng)的標準和積譯碼算法,以及工程上改進

2、的最小和譯碼算法、Normalized最小和譯碼算法和Offset最小和譯碼算法。論文針對DMB-TH標準中的LDPC碼,分別在AWGN信道及Rayleigh信道下,采用以上四種不同譯碼算法進行了性能仿真。通過仿真比較發(fā)現(xiàn),在各種不同的調(diào)制方式下,標準中的LDPC碼都顯示出非常好的性能,距離極限性能界僅相差不到1個dB。其中,Normalized最小和譯碼算法和Offset最小和譯碼算法性能最優(yōu),但是在Rayleigh信道下Normal

3、ized最小和譯碼算法相對Offset最小和譯碼算法具有更好的穩(wěn)定性。因此,Normalized最小和譯碼算法是值得FPGA實現(xiàn)考慮的算法。同時,本文還對LDPC譯碼器硬件實現(xiàn)中的定點量化問題進行了研究,為今后完成LDPC譯碼器的設計奠定了基礎。
   論文還討論了BCH編/譯碼器以及LDPC碼編碼器的硬件實現(xiàn),分析并設計了三種主要的硬件結構,其中包括:10bit并行BCH編碼器,10bit并行BCH譯碼器,254bit并行LD

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論