版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著半導(dǎo)體技術(shù)的迅猛發(fā)展,集成芯片性能在摩爾定律的指導(dǎo)下不斷提高,尤其是近年來3D集成芯片技術(shù)的出現(xiàn)更是在一定意義上打破了摩爾定律,實(shí)現(xiàn)了更高層次的集成性能。隨著各大半導(dǎo)體公司逐步推出3D芯片系列產(chǎn)品,其測(cè)試方法引起學(xué)術(shù)界的廣泛關(guān)注。尤其是 TSV穿透硅通孔(Through Silicon Via)的出現(xiàn),更引出了一系列測(cè)試問題,由于其成品率相對(duì)于現(xiàn)有的集成芯片技術(shù)較低,在測(cè)試方面更需要新的手段和技術(shù)。全文結(jié)構(gòu)采用由底層研究向頂層研究的
2、結(jié)構(gòu),從 TSV的失效機(jī)理入手,研究其失效和修復(fù),之后著眼于頂層整個(gè)3D-IC的可測(cè)性結(jié)構(gòu)的方向。本文主要介紹了3D集成芯片測(cè)試的一些關(guān)鍵性問題。
第一,針對(duì) TSV的失效,研究在制造過程中由于工藝缺陷而造成的各種 TSV失效機(jī)理,針對(duì)失效后 TSV的電學(xué)外特性進(jìn)行 RC電路的故障建模,運(yùn)用Hspice仿真工具模擬典型故障的充放電過程,給出了具體的故障電壓以及發(fā)生故障的位置不同引起的故障電壓偏差。
第二,針對(duì) TSV
3、的硬故障設(shè)計(jì) TSV冗余結(jié)構(gòu),根據(jù)此冗余切換結(jié)構(gòu)的特性進(jìn)行區(qū)塊內(nèi)部的冗余 TSV的數(shù)量分析,修復(fù)率分析以及成品率分析等等。并且在面積開銷及時(shí)間開銷等方面綜合評(píng)價(jià) TSV冗余結(jié)構(gòu)。通過 TSV冗余數(shù)量和修復(fù)率對(duì)冗余結(jié)構(gòu)進(jìn)行綜合分析,芯片成品率與冗余 TSV數(shù)量直接相關(guān),本文方法在面積和時(shí)間開銷方面均有降低,結(jié)果表明這種 TSV冗余結(jié)構(gòu)能夠覆蓋絕大多數(shù) TSV故障并且將成品率提高到99%,這能夠有效的降低成本。
第三,針對(duì)測(cè)試結(jié)構(gòu)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于TSV的3D-IC可測(cè)性設(shè)計(jì).pdf
- 3D-IC中TSV容錯(cuò)電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 3D-IC電源分布網(wǎng)絡(luò)建模與完整性分析.pdf
- 3D-IC互連的帶寬與傳輸特性分析.pdf
- 應(yīng)用于3D-IC的有限元網(wǎng)格劃分研究.pdf
- SoC可測(cè)性設(shè)計(jì)中的優(yōu)化理論分析與方法研究.pdf
- 先進(jìn)三維集成電路(3D-IC)中硅通孔(TSV)和氮化鎵(GaN)場(chǎng)效應(yīng)管中的電-熱-力特性研究.pdf
- SOC可測(cè)性結(jié)構(gòu)的研究與實(shí)現(xiàn).pdf
- 列車運(yùn)行圖冗余時(shí)間優(yōu)化布局方法研究.pdf
- 可重構(gòu)制造系統(tǒng)的設(shè)施布局優(yōu)化方法研究.pdf
- 3D NoC中多跳傳輸機(jī)制及TSV可靠性研究.pdf
- 基于FPGA的可測(cè)性設(shè)計(jì)方法研究.pdf
- DSP可測(cè)性、測(cè)試方法和平臺(tái)的研究.pdf
- 3D打印中的結(jié)構(gòu)優(yōu)化問題研究.pdf
- 面向可制造性的連續(xù)體結(jié)構(gòu)拓?fù)鋬?yōu)化方法研究.pdf
- TSV功耗建模與3D NoC功耗分析.pdf
- 基于故障原語(yǔ)的3D SRAM中TSV開路測(cè)試算法研究與實(shí)現(xiàn).pdf
- 3D NoC中TSV和交叉開關(guān)的容錯(cuò)設(shè)計(jì).pdf
- 概念格結(jié)構(gòu)及布局優(yōu)化方法的研究.pdf
- DSP可測(cè)性設(shè)計(jì)及測(cè)試方法研究.pdf
評(píng)論
0/150
提交評(píng)論