2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩76頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著現代雷達技術在軍事、民用領域的廣泛應用,雷達檢修及維護日益成為現代雷達技術應用的一個重要環(huán)節(jié)。雷達檢測器在雷達檢修及維護中具有重要作用。設計功能多樣,操作簡便的雷達檢測器對于縮短雷達檢修周期、減少雷達檢修成本及提高檢修效率具有非常重要的意義。
  本文設計了一臺雷達檢測器,它是對雷達進行定期檢修時所用的檢測設備,用于檢修測試臺中負責控制雷達的電源分機和信號分機的運行,并查找這兩臺分機的故障。
  本課題研究過程中采用ED

2、A技術,以CPLD為核心,利用雷達分機提供的標準頻率及振蕩電路模擬的標準脈沖,實現了測量并顯示脈沖的頻率,兩路脈沖的時間間隔等功能。設計中采用ALTEAR公司MAXⅡ系列芯片中的EPM240T100實現檢測器內部的所有邏輯功能,利用分頻器或觸發(fā)器輸出的閘門脈寬控制CPLD計數,并將計數結果通過面板上的LED發(fā)光管顯示,最后根據發(fā)光管的亮滅情況換算成對應的頻率或時間。利用VHDL語言編程在ALTEAR公司提供的QuartusⅡ平臺上完成了

3、CPLD的軟件設計、編譯、調試、仿真和下載。
  本文詳細論述了系統(tǒng)自下而上的設計方法,各部分硬件電路組成及CPLD的軟件編程設計,并且對制作的整個系統(tǒng)進行了軟硬件調試。最后利用特定的檢定儀器,按照計量規(guī)程進行了實際檢測,通過檢測驗證了本系統(tǒng)各項指標均符合設計要求。
  本系統(tǒng)充分利用了CPLD芯片的集成度高,編程靈活,設計制造成本低的特點,不但大大縮短了開發(fā)研制周期,而且使本系統(tǒng)具有結構緊湊、體積小、可靠性高、提高可維護性

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論