2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩67頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、新一代托卡馬克裝置放電時(shí)間可達(dá)千秒,積分器是其電磁診斷系統(tǒng)的關(guān)鍵電子設(shè)備之一。為了保證電磁診斷的精確度,需要設(shè)計(jì)能夠長(zhǎng)時(shí)間工作的積分器,其應(yīng)該具備高精度、低漂移、良好的實(shí)時(shí)性與電磁兼容性等特點(diǎn)。
  論文調(diào)研了國(guó)內(nèi)外積分器的研究現(xiàn)狀,詳細(xì)分析了積分器的工作原理、實(shí)現(xiàn)形式及存在的問(wèn)題,設(shè)計(jì)了基于現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)的交替式積分器。以FPGA作為交替式積分器的中央處理器,采用兩路實(shí)時(shí)補(bǔ)償型積分單元對(duì)微分信號(hào)交替積分,由模數(shù)轉(zhuǎn)換

2、器(ADC)將兩路積分單元輸出的模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),然后由FPGA完成兩路積分信號(hào)的拼接運(yùn)算,再由數(shù)模轉(zhuǎn)換器(DAC)將有效信號(hào)轉(zhuǎn)換為模擬信號(hào),通過(guò)隔離電路將信號(hào)輸出;采用Verilog HDL語(yǔ)言編寫(xiě)系統(tǒng)程序,通過(guò)DSP Builder仿真驗(yàn)證設(shè)計(jì)方案的正確性;從電路板的布局布線等方面來(lái)確保電路板的電磁兼容性。
  2014年春季超導(dǎo)托卡馬克(EAST)裝置的放電試驗(yàn)表明,本交替式積分器能夠很好的實(shí)現(xiàn)兩路積分信號(hào)的拼接,具有

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論