1394總線接口子板的設(shè)計(jì)與驗(yàn)證.pdf_第1頁
已閱讀1頁,還剩65頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、汽車工程師學(xué)會(huì)(SAE)對(duì)標(biāo)準(zhǔn)的IEEE1394B總線協(xié)議進(jìn)行了一些裁剪和限定,形成新的1394總線接口需求——SAE AS5643協(xié)議,其目的是滿足新一代航空系統(tǒng)對(duì)1394總線的數(shù)據(jù)傳輸帶寬、確定性、實(shí)時(shí)性等性能要求。在這種背景下,衍生出多種基于該協(xié)議的1394接口設(shè)備,其中包括1394總線接口子板。
  本文研究了SAE AS5643協(xié)議的內(nèi)容及數(shù)據(jù)傳輸特點(diǎn),闡述了1394總線接口子板的設(shè)計(jì)與實(shí)現(xiàn)。該設(shè)備實(shí)現(xiàn)了 SAE AS5

2、643協(xié)議的通訊處理及外設(shè)和主機(jī)系統(tǒng)的信息交互等功能。該設(shè)備的物理層和鏈路層分別采用 TI公司提供的TSB41BA3B-EP及 TSB12LV32-EP芯片實(shí)現(xiàn),事務(wù)層采用 ACTEL公司的ProASIC3E系列的A3PE3000 FPGA實(shí)現(xiàn)。本文重點(diǎn)描述了事務(wù)層FPGA的功能與設(shè)計(jì),包括IP核的使用和子模塊的設(shè)計(jì),所有邏輯采用Verilog代碼進(jìn)行編寫。文中結(jié)合基于仿真的平臺(tái)對(duì)1394總線接口子板進(jìn)行了驗(yàn)證,驗(yàn)證工具為 Models

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論